[發明專利]SOC時鐘延遲結構線性度質量的判別方法、裝置、計算機設備及存儲介質在審
| 申請號: | 201911292421.5 | 申請日: | 2019-12-16 |
| 公開(公告)號: | CN111045981A | 公開(公告)日: | 2020-04-21 |
| 發明(設計)人: | 王宏偉;張鵬;段霆;李湘錦 | 申請(專利權)人: | 深圳憶聯信息系統有限公司 |
| 主分類號: | G06F15/78 | 分類號: | G06F15/78 |
| 代理公司: | 深圳市精英專利事務所 44242 | 代理人: | 巫苑明 |
| 地址: | 518067 廣東省深圳市南山區*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | soc 時鐘 延遲 結構 線性 質量 判別 方法 裝置 計算機 設備 存儲 介質 | ||
1.SOC時鐘延遲結構線性度質量的判別方法,其特征在于,包括以下步驟:
將若干相鄰排列的延遲組件中的第一級延遲組件進行初始化為0;
計算每一級延遲組件的輸入端與輸出端之間的相位差;
將計算得出的若干相位差進行存儲;
將相鄰兩級延遲組件的相位差進行計算得到計數值;
判斷計數值是否在預設范圍值內;
若是,則延遲結構線性度質量合格;
若否,則延遲結構線性度質量不合格,進行壞片分析。
2.根據權利要求1所述的SOC時鐘延遲結構線性度質量的判別方法,其特征在于,所述“計算每一級延遲組件的輸入端與輸出端之間的相位差”步驟中,相位差為10皮秒-30皮秒。
3.根據權利要求2所述的SOC時鐘延遲結構線性度質量的判別方法,其特征在于,所述“將相鄰兩級延遲組件的相位差進行計算得到計數值”步驟中,將相鄰兩級延遲組件的相位差進行相減計算,以得到計數值。
4.根據權利要求3所述的SOC時鐘延遲結構線性度質量的判別方法,其特征在于,所述預設范圍值為相位差的-10%-10%。
5.SOC時鐘延遲結構線性度質量的判別裝置,其特征在于,包括:初始化單元,第一計算單元,存儲單元,第二計算單元,及判斷單元;
所述初始化單元,用于將若干相鄰排列的延遲組件中的第一級延遲組件進行初始化為0;
所述第一計算單元,用于計算每一級延遲組件的輸入端與輸出端之間的相位差;
所述存儲單元,用于將計算得出的若干相位差進行存儲;
所述第二計算單元,用于將相鄰兩級延遲組件的相位差進行計算得到計數值;
所述判斷單元,用于判斷計數值是否在預設范圍值內;若是,則延遲結構線性度質量合格;若否,則延遲結構線性度質量不合格,進行壞片分析。
6.根據權利要求5所述的SOC時鐘延遲結構線性度質量的判別裝置,其特征在于,所述第一計算單元中,相位差為10皮秒-30皮秒。
7.根據權利要求6所述的SOC時鐘延遲結構線性度質量的判別裝置,其特征在于,所述第二計算單元中,將相鄰兩級延遲組件的相位差進行相減計算,以得到計數值。
8.根據權利要求7所述的SOC時鐘延遲結構線性度質量的判別裝置,其特征在于,所述預設范圍值為相位差的-10%-10%。
9.一種計算機設備,其特征在于,所述計算機設備包括存儲器及處理器,所述存儲器上存儲有計算機程序,所述處理器執行所述計算機程序時實現如權利要求1-4中任一項所述的SOC時鐘延遲結構線性度質量的判別方法。
10.一種存儲介質,其特征在于,所述存儲介質存儲有計算機程序,所述計算機程序包括程序指令,所述程序指令當被處理器執行時可實現如權利要求1-4中任一項所述的SOC時鐘延遲結構線性度質量的判別方法。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳憶聯信息系統有限公司,未經深圳憶聯信息系統有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201911292421.5/1.html,轉載請聲明來源鉆瓜專利網。





