[發明專利]一種運算放大器有效
| 申請號: | 201911141985.9 | 申請日: | 2019-11-20 |
| 公開(公告)號: | CN110838829B | 公開(公告)日: | 2023-09-26 |
| 發明(設計)人: | 謝燦 | 申請(專利權)人: | 兆易創新科技集團股份有限公司 |
| 主分類號: | H03F3/45 | 分類號: | H03F3/45;H03F3/68;H03F1/02 |
| 代理公司: | 北京品源專利代理有限公司 11332 | 代理人: | 孟金喆 |
| 地址: | 100094 北京市海淀*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 運算放大器 | ||
1.一種運算放大器,其特征在于,包括:軌至軌輸入級電路、瞬態增強電路和class?AB輸出級電路;
所述瞬態增強電路包括:
第一比較器,所述第一比較器的第一輸入端和第二輸入端分別與所述軌至軌輸入級電路的第一輸入端和第二輸入端電連接;用于根據第一輸入端和第二輸入端輸入的信號調整輸出端輸出的信號;
第一晶體管,所述第一晶體管的柵極與所述第一比較器的輸出端電性連接,所述第一晶體管的漏極與所述class?AB輸出級電路的第一輸入端電連接,所述第一晶體管導通時,將源極輸入的電流傳輸至漏極,其中在所述運算放大器的輸入信號由高到低跳變時,所述第一比較器的輸出端為低電平,第一晶體管導通并將源極輸入的電流傳輸至漏極,所述電流為上拉電流,使得所述class?AB輸出級電路的第一輸入端的電壓上升;
第二比較器,所述第二比較器的第一輸入端和第二輸入端分別與所述第一比較器的第一輸入端和第二輸入端電連接;用于根據第一輸入端和第二輸入端輸入的信號調整輸出端輸出的信號;
第二晶體管,所述第二晶體管的柵極與所述第二比較器的輸出端電性連接,所述第二晶體管的漏極與所述class?AB輸出級電路的第二輸入端電連接,所述第二晶體管導通時,將漏極輸入的電流傳輸至源極,其中在所述運算放大器的輸入信號由低到高跳變時,所述第二比較器的輸出端為高電平,第二晶體管導通并將漏極輸入的電流傳輸至源極,所述電流為下拉電流,使得所述class?AB輸出級電路的第二輸入端的電壓下降。
2.根據權利要求1所述的運算放大器,其特征在于,所述第一比較器包括第一電流源、第二電流源、第三晶體管、第四晶體管、第五晶體管、第六晶體管、第七晶體管和第八晶體管;所述第三晶體管的柵極作為所述第一比較器的第一輸入端,所述第四晶體管的柵極作為所述第一比較器的第二輸入端,所述第一電流源的第一端與所述第二電流源的第一端均與第一電源線電連接,所述第一電流源的第二端與所述第三晶體管的源極以及所述第四晶體管的源極電連接,所述第三晶體管的漏極與所述第五晶體管的柵極電連接,所述第五晶體管的漏極與所述第四晶體管的漏極電連接,所述第五晶體管的源極和所述第六晶體管的源極均與第二電源線電連接,所述第六晶體管的柵極與所述第四晶體管的漏極電連接,所述第六晶體管的漏極與所述第二電流源的第二端電連接,所述第七晶體管的漏極和柵極均與所述第三晶體管的漏極電連接,所述第七晶體管的源極與所述第八晶體管的源極均與所述第二電源線電連接,所述第八晶體管的柵極接入第一偏置電壓,所述第八晶體管的漏極與所述第六晶體管的柵極電連接,所述第六晶體管的漏極作為所述第一比較器的輸出端與所述第一晶體管電連接。
3.根據權利要求2所述的運算放大器,其特征在于,所述第一晶體管、所述第三晶體管和所述第四晶體管均為P型晶體管,所述第五晶體管、所述第六晶體管、所述第七晶體管和所述第八晶體管均為N型晶體管。
4.根據權利要求2所述的運算放大器,其特征在于,所述第三晶體管和所述第四晶體管的寬長比為N:1或所述第五晶體管和所述第七晶體管的寬長比為M:1,N和M均大于等于8。
5.根據權利要求1所述的運算放大器,其特征在于,所述瞬態增強電路還包括第三電流源,所述第三電流源的第一端與第一電源線電連接,所述第三電流源的第二端與所述第一晶體管的源極電連接。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于兆易創新科技集團股份有限公司,未經兆易創新科技集團股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201911141985.9/1.html,轉載請聲明來源鉆瓜專利網。





