[發(fā)明專利]一種高安全性可配置RO-PUF電路結(jié)構(gòu)有效
| 申請?zhí)枺?/td> | 201911105433.2 | 申請日: | 2019-11-13 |
| 公開(公告)號: | CN111027102B | 公開(公告)日: | 2023-05-26 |
| 發(fā)明(設(shè)計)人: | 楊軍;李克麗;李娟;田粉仙;孫欣欣;梁穎;王圣凱;李俊;孟圓 | 申請(專利權(quán))人: | 云南大學(xué) |
| 主分類號: | G06F21/72 | 分類號: | G06F21/72;H03K19/20;H04L9/32;H04L9/06 |
| 代理公司: | 成都九鼎天元知識產(chǎn)權(quán)代理有限公司 51214 | 代理人: | 胡川 |
| 地址: | 650091 云*** | 國省代碼: | 云南;53 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 安全性 配置 ro puf 電路 結(jié)構(gòu) | ||
1.一種高安全性可配置RO-PUF電路結(jié)構(gòu),其特征在于,包括可配置RO-PUF電路、第一哈希處理模塊、糾錯處理模塊和第二哈希處理模塊;
所述第一哈希處理模塊用于利用輕量級SPONGENT哈希算法對輸入的預(yù)設(shè)個性參數(shù)和原始激勵信號進行處理得到隨機激勵信號;
所述可配置RO-PUF電路用于接收所述隨機激勵信號,并產(chǎn)生激勵響應(yīng)信號;所述可配置RO-PUF電路包括多個RO組、兩個計數(shù)器和比較器,所述多個RO組的輸出均連接兩個計數(shù)器的輸入,所述兩個計數(shù)器的輸出分別連接比較器的輸入,每個RO組包括兩條RO路徑,每條RO路徑上包括與門以及多個多路選擇器和多個非門,所述與門連接一個多路選擇器,多個多路選擇器和多個非門交錯依次連接,且最后一個為多路選擇器,并且每個RO組的兩條RO路徑共用多路選擇器,每條RO路徑上的最后一個多路選擇器的輸出連接所述計數(shù)器的輸入以及連接與門的一個輸入,每條RO路徑上的與門的另一個輸入連接使能信號,所述比較器的輸出為隨機激勵信號,每個RO組的多個多路選擇器根據(jù)隨機激勵信號擇一接收兩條RO路徑上的輸出;
所述糾錯處理模塊用于接收所述激勵響應(yīng)信號,采用重復(fù)碼作為內(nèi)部編碼對所述激勵響應(yīng)信號進行糾錯處理后,再采用BCH碼作為外部編碼對所述激勵響應(yīng)信號糾錯處理得到糾錯后的激勵響應(yīng)信號;
所述第二哈希處理模塊用于接收所述糾錯后的激勵響應(yīng)信號,并利用輕量級SPONGENT哈希算法對糾錯后的激勵響應(yīng)信號進行處理得到最終激勵信號。
2.根據(jù)權(quán)利要求1所述的高安全性可配置RO-PUF電路結(jié)構(gòu),其特征在于,所述糾錯處理模塊包括內(nèi)部編碼糾錯單元、第一校驗矩陣單元、第一加法器單元、外部編碼糾錯單元、第二校驗矩陣單元和第二加法器單元;
所述比較器的輸出連接內(nèi)部編碼糾錯單元的輸入和第一校驗矩陣單元的輸入,第一校驗矩陣單元的輸出連接第一加法器單元的輸入,第一加法器單元的輸出連接內(nèi)部編碼糾錯單元的輸入,所述內(nèi)部編碼糾錯單元的輸出連接外部編碼糾錯單元的輸入和第二校驗矩陣單元的輸入,第二校驗矩陣單元的輸出連接第二加法器單元的輸入,第二加法器單元的輸出連接外部編碼糾錯單元的輸入,所述外部編碼糾錯單元的輸出連接第二哈希處理模塊的輸入。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于云南大學(xué),未經(jīng)云南大學(xué)許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201911105433.2/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





