[發明專利]ΔΣ調制器、ΔΣ調制型A/D轉換器以及增量式ΔΣ調制型A/D轉換器在審
| 申請號: | 201911093061.6 | 申請日: | 2019-11-11 |
| 公開(公告)號: | CN111181567A | 公開(公告)日: | 2020-05-19 |
| 發明(設計)人: | 中村邦彥;根塚智裕 | 申請(專利權)人: | 株式會社電裝 |
| 主分類號: | H03M3/02 | 分類號: | H03M3/02 |
| 代理公司: | 永新專利商標代理有限公司 72002 | 代理人: | 陳珊 |
| 地址: | 日本*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 調制器 調制 轉換器 以及 增量 | ||
1.一種ΔΣ調制器,包括:
輸入電路(2),其被配置為在所述輸入電路的采樣時段中將與模擬輸入電壓相對應的電荷存儲在采樣電容器(Cs)中,并在所述輸入電路的保持時段中傳輸所述采樣電容器的所述電荷;
D/A轉換器(6),其被配置為根據量化結果在所述D/A轉換器的采樣時段中將與多個模擬電勢中的一個相對應的電荷存儲在DAC電容器(Cd)中并在所述D/A轉換器的保持時段中傳輸所述DAC電容器的所述電荷;
積分電路(3),其被配置為對存儲在所述輸入電路中的所述電荷和存儲在所述D/A轉換器中的所述電荷進行積分;
量化器(4),其被配置為量化所述積分電路的輸出;以及
控制電路(5),其被配置為基于所述量化器的所述量化結果來控制所述輸入電路和所述D/A轉換器的所述采樣時段和所述保持時段,
其中,所述控制電路被配置為控制所述輸入電路的所述保持時段和所述D/A轉換器的所述保持時段彼此不重疊。
2.根據權利要求1所述的ΔΣ調制器,其中:
所述控制電路被配置為在所述輸入電路的所述采樣時段中控制所述D/A轉換器的采樣操作和隨后的保持操作,并且在所述輸入電路的所述保持時段中控制所述D/A轉換器的等待操作。
3.根據權利要求2所述的ΔΣ調制器,其中:
所述控制電路被配置為在所述輸入電路的所述采樣時段中控制所述D/A轉換器多次執行所述采樣操作和所述隨后的保持操作。
4.根據權利要求3所述的ΔΣ調制器,其中:
所述控制電路被配置為延長所述輸入電路的所述保持時段以與所述D/A轉換器的所述采樣時段重疊,并且將所述輸入電路的所述采樣時段設置為從所述D/A轉換器的所述保持時段開始。
5.根據權利要求2所述的ΔΣ調制器,其中:
所述控制電路被配置為將所述輸入電路的所述保持時段和所述D/A轉換器的所述等待時段設置為對應于所述D/A轉換器的多個所述采樣時段或所述保持時段。
6.根據權利要求1至5中任一項所述的ΔΣ調制器,其中:
所述控制電路被配置為將由所述輸入電路的所述采樣時段和所述保持時段形成的一個周期設置為偶數個最小控制時段,所述最小控制時段中的每個等于所述D/A轉換器的所述采樣時段或所述保持時段。
7.一種ΔΣ調制型A/D轉換器,包括:
根據權利要求1至5中任一項所述的ΔΣ調制器。
8.一種增量式ΔΣ調制型A/D轉換器,包括:
根據權利要求1至5中任一項所述的ΔΣ調制器。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于株式會社電裝,未經株式會社電裝許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201911093061.6/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:分組業務優先的消息型映射
- 下一篇:互連結構及其形成方法





