[發明專利]一種加速圖像采集和顯示的智能相機有效
| 申請號: | 201911027828.5 | 申請日: | 2019-10-25 |
| 公開(公告)號: | CN110730304B | 公開(公告)日: | 2022-06-28 |
| 發明(設計)人: | 郭坡;柯有勇 | 申請(專利權)人: | 北京凱視佳光電設備有限公司 |
| 主分類號: | H04N5/232 | 分類號: | H04N5/232 |
| 代理公司: | 北京科億知識產權代理事務所(普通合伙) 11350 | 代理人: | 湯東鳳 |
| 地址: | 100085 北京市海*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 加速 圖像 采集 顯示 智能 相機 | ||
1.一種加速圖像采集和顯示的智能相機,其特征在于,包括:
圖像傳感器,用于采集各類原始圖像,并傳送到FPGA中;
FPGA,用于通過圖像傳感器采集各類原始圖像,經過處理后,將圖像數據存儲到高速存儲器中,并發送中斷信號通知主處理器,當收到主處理器的啟動圖像顯示的指令后,從高速存儲器中讀取原始圖像數據及主處理器產生的用戶交互界面數據,根據主處理器設定的參數對原始圖像數據和用戶交互界面數據這兩副圖像進行裁剪、縮放和疊加,最后通過顯示輸出接口輸出;
主處理器,與所述FPGA共享高速存儲器,用于設定圖像采集、處理、疊加的各類參數,繪制用戶交互界面圖像存儲至共享高速存儲器中,并通知FPGA啟動圖像顯示;
高速存儲器,被FPGA和主處理器共享,用于存儲FPGA采集的原始圖像數據和主處理器繪制的用戶交互界面數據;
顯示輸出接口,用于輸出經過FPGA疊加合成后的圖像;
所述FPGA中還具有內存控制器,所述內存控制器用于高速內存空間的分配,以及FPGA和處理器讀寫帶寬優先級管理
所述FPGA中還具有控制寄存器,所述控制寄存器用于存儲主處理器設定的各類參數,與中斷請求組合完成控制指令的接收和分發,其中所述中斷請求的優先級高。
2.根據權利要求1所述的智能相機,其特征在于:
所述主處理器為ARM處理器或者DSP。
3.根據權利要求2所述的智能相機,其特征在于:
所述FPGA、主處理器和高速存儲器為SOC構架。
4.根據權利要求2所述的智能相機,其特征在于:
所述智能相機還具有調試接口。
5.根據權利要求2所述的智能相機,其特征在于:
所述高速存儲器為DDR3、DDR4或者DDR5。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于北京凱視佳光電設備有限公司,未經北京凱視佳光電設備有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201911027828.5/1.html,轉載請聲明來源鉆瓜專利網。
- 彩色圖像和單色圖像的圖像處理
- 圖像編碼/圖像解碼方法以及圖像編碼/圖像解碼裝置
- 圖像處理裝置、圖像形成裝置、圖像讀取裝置、圖像處理方法
- 圖像解密方法、圖像加密方法、圖像解密裝置、圖像加密裝置、圖像解密程序以及圖像加密程序
- 圖像解密方法、圖像加密方法、圖像解密裝置、圖像加密裝置、圖像解密程序以及圖像加密程序
- 圖像編碼方法、圖像解碼方法、圖像編碼裝置、圖像解碼裝置、圖像編碼程序以及圖像解碼程序
- 圖像編碼方法、圖像解碼方法、圖像編碼裝置、圖像解碼裝置、圖像編碼程序、以及圖像解碼程序
- 圖像形成設備、圖像形成系統和圖像形成方法
- 圖像編碼裝置、圖像編碼方法、圖像編碼程序、圖像解碼裝置、圖像解碼方法及圖像解碼程序
- 圖像編碼裝置、圖像編碼方法、圖像編碼程序、圖像解碼裝置、圖像解碼方法及圖像解碼程序





