[發(fā)明專利]網(wǎng)絡(luò)接口設(shè)備和方法在審
| 申請?zhí)枺?/td> | 201910940557.6 | 申請日: | 2019-09-30 |
| 公開(公告)號: | CN110971443A | 公開(公告)日: | 2020-04-07 |
| 發(fā)明(設(shè)計(jì))人: | 史蒂夫·波普;大衛(wèi)·里多克;P·福克斯 | 申請(專利權(quán))人: | 賽靈思公司 |
| 主分類號: | H04L12/24 | 分類號: | H04L12/24;H04L9/32;G06F13/42 |
| 代理公司: | 北京三友知識產(chǎn)權(quán)代理有限公司 11127 | 代理人: | 王小東;黃綸偉 |
| 地址: | 美國加利*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 網(wǎng)絡(luò) 接口 設(shè)備 方法 | ||
網(wǎng)絡(luò)接口設(shè)備和方法。一種網(wǎng)絡(luò)接口設(shè)備包括集成電路器件,該集成電路器件包括至少一個處理器。網(wǎng)絡(luò)接口設(shè)備包括存儲器。集成器件被配置為執(zhí)行關(guān)于所述存儲器中存儲的數(shù)據(jù)的至少一部分的函數(shù)。
技術(shù)領(lǐng)域
一些實(shí)施方式涉及網(wǎng)絡(luò)接口設(shè)備和方法。
背景技術(shù)
在設(shè)備中提供網(wǎng)絡(luò)接口設(shè)備(有時稱為NIC)以允許設(shè)備通常以數(shù)據(jù)包的形式輸出和/或接收數(shù)據(jù)。
一些NIC上的處理的復(fù)雜性已經(jīng)顯著增加到整個應(yīng)用可以在NIC上執(zhí)行的程度。諸如捕獲、流量控制、遙測、防火墻等復(fù)雜操作正被部署在NIC上。
不管由NIC執(zhí)行的操作的復(fù)雜性或其它方面如何,期望NIC被配置成僅執(zhí)行預(yù)期的固件或計(jì)算機(jī)代碼。
發(fā)明內(nèi)容
根據(jù)一個方面,提供了一種網(wǎng)絡(luò)接口設(shè)備,其包括:包括至少一個處理器的集成電路器件以及被配置為存儲第一加密密鑰的數(shù)據(jù)存儲部;以及所述集成電路器件外部的存儲器,其中所述至少一個處理器被配置為使用所述第一加密密鑰對待存儲于所述存儲器中的數(shù)據(jù)進(jìn)行加密。
數(shù)據(jù)存儲部可由所述集成電路器件中的存儲器提供。
數(shù)據(jù)存儲部可以是熔絲數(shù)據(jù)存儲部。
集成電路器件使得調(diào)試訪問不可用。
集成電路器件可以使得在所述至少一個處理器上執(zhí)行的至少一些計(jì)算機(jī)代碼不能訪問所述第一加密密鑰。
集成電路器件可以包括ASIC、FPGA、集成電路和集成電路管芯中的至少一者。
可以在所述網(wǎng)絡(luò)接口設(shè)備中提供第二密鑰,所述第二密鑰是與所述網(wǎng)絡(luò)接口設(shè)備相關(guān)聯(lián)的私鑰。
第二密鑰可以存儲在所述數(shù)據(jù)存儲部、所述集成器件內(nèi)部的存儲器以及所述集成器件外部的存儲器之一中。
網(wǎng)絡(luò)接口設(shè)備可以被配置為接收隨機(jī)數(shù),集成器件被配置為使用所述第二密鑰加密隨機(jī)數(shù)并輸出所述加密隨機(jī)數(shù)。
所述集成器件可被配置為執(zhí)行關(guān)于存儲數(shù)據(jù)的至少一部分的函數(shù),其中所述存儲數(shù)據(jù)存儲于所述集成電路器件外部的所述存儲器以及所述集成器件上的存儲器中的一者或更多者中。
該函數(shù)可以包括散列函數(shù)。
所述函數(shù)的輸出可以使得所述函數(shù)的所述輸出的大小與所述存儲數(shù)據(jù)的大小之和大于用于存儲數(shù)據(jù)的可用存儲器的大小。
所述函數(shù)的輸出的大小可以大于用于存儲數(shù)據(jù)的可用存儲器的大小。
所述函數(shù)的輸出可以取決于所述存儲數(shù)據(jù)的所述至少一部分的內(nèi)容。
集成電路器件可被配置為接收標(biāo)識存儲數(shù)據(jù)的位置的信息并且使用所述信息來執(zhí)行所述函數(shù)。
標(biāo)識位置的信息可以包括索引信息。
集成電路器件可以被配置為輸出所述函數(shù)的結(jié)果。
根據(jù)另一方面,提供了一種網(wǎng)絡(luò)接口設(shè)備,其包括:集成電路器件,其包括至少一個處理器和第一存儲器;以及所述集成電路器件外部的第二存儲器,其中所述集成器件被配置為執(zhí)行關(guān)于存儲數(shù)據(jù)的至少一部分的函數(shù),其中所述存儲數(shù)據(jù)存儲于所述第一存儲器以及所述集成器件上的第二存儲器中的一者或更多者中。
根據(jù)另一方面,提供了一種網(wǎng)絡(luò)接口設(shè)備,其包括:包括至少一個處理器的集成電路器件,以及存儲器,其中所述集成器件被配置為執(zhí)行關(guān)于所述存儲器中存儲的數(shù)據(jù)的至少一部分的函數(shù)。
應(yīng)了解,在其它方面中,可在不同于網(wǎng)絡(luò)接口設(shè)備的設(shè)備中提供實(shí)施方式。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于賽靈思公司,未經(jīng)賽靈思公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910940557.6/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 網(wǎng)絡(luò)和網(wǎng)絡(luò)終端
- 網(wǎng)絡(luò)DNA
- 網(wǎng)絡(luò)地址自適應(yīng)系統(tǒng)和方法及應(yīng)用系統(tǒng)和方法
- 網(wǎng)絡(luò)系統(tǒng)及網(wǎng)絡(luò)至網(wǎng)絡(luò)橋接器
- 一種電力線網(wǎng)絡(luò)中根節(jié)點(diǎn)網(wǎng)絡(luò)協(xié)調(diào)方法和系統(tǒng)
- 一種多網(wǎng)絡(luò)定位方法、存儲介質(zhì)及移動終端
- 網(wǎng)絡(luò)裝置、網(wǎng)絡(luò)系統(tǒng)、網(wǎng)絡(luò)方法以及網(wǎng)絡(luò)程序
- 從重復(fù)網(wǎng)絡(luò)地址自動恢復(fù)的方法、網(wǎng)絡(luò)設(shè)備及其存儲介質(zhì)
- 神經(jīng)網(wǎng)絡(luò)的訓(xùn)練方法、裝置及存儲介質(zhì)
- 網(wǎng)絡(luò)管理方法和裝置
- 傳感設(shè)備、檢索設(shè)備和中繼設(shè)備
- 簽名設(shè)備、檢驗(yàn)設(shè)備、驗(yàn)證設(shè)備、加密設(shè)備及解密設(shè)備
- 色彩調(diào)整設(shè)備、顯示設(shè)備、打印設(shè)備、圖像處理設(shè)備
- 驅(qū)動設(shè)備、定影設(shè)備和成像設(shè)備
- 發(fā)送設(shè)備、中繼設(shè)備和接收設(shè)備
- 定點(diǎn)設(shè)備、接口設(shè)備和顯示設(shè)備
- 傳輸設(shè)備、DP源設(shè)備、接收設(shè)備以及DP接受設(shè)備
- 設(shè)備綁定方法、設(shè)備、終端設(shè)備以及網(wǎng)絡(luò)側(cè)設(shè)備
- 設(shè)備、主設(shè)備及從設(shè)備
- 設(shè)備向設(shè)備轉(zhuǎn)發(fā)





