[發明專利]存儲器裝置、存儲器控制器及其數據存取方法有效
| 申請號: | 201910913297.3 | 申請日: | 2019-09-25 |
| 公開(公告)號: | CN112306733B | 公開(公告)日: | 2022-11-08 |
| 發明(設計)人: | 謝宗儒;胡家偉;魏志嘉 | 申請(專利權)人: | 點序科技股份有限公司 |
| 主分類號: | G06F11/10 | 分類號: | G06F11/10;G11C29/42 |
| 代理公司: | 北京同立鈞成知識產權代理有限公司 11205 | 代理人: | 羅英;臧建明 |
| 地址: | 中國臺灣新竹市*** | 國省代碼: | 臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 存儲器 裝置 控制器 及其 數據 存取 方法 | ||
1.一種存儲器控制器,包括:
數據緩沖器,接收具有多個比特的輸入數據,并暫存所述輸入數據;
數據交錯器,耦接所述數據緩沖器,針對所述輸入數據的所述多個比特的排列順序進行順序交錯動作以產生交錯后輸入數據;
錯誤檢查糾正裝置,耦接所述數據緩沖器,依據所述輸入數據以執行錯誤檢查糾正編碼以產生檢查碼;以及
存儲器接口控制器,耦接所述數據交錯器以及所述錯誤檢查糾正裝置,接收所述交錯后輸入數據以及所述檢查碼,并將所述交錯后輸入數據以及所述檢查碼寫入存儲器中。
2.根據權利要求1所述的存儲器控制器,其中所述順序交錯動作為可程序化操作。
3.根據權利要求1所述的存儲器控制器,其中所述數據緩沖器使所述輸入數據依據串列傳輸方式使所述輸入數據的所述多個比特依序傳輸至所述數據交錯器。
4.根據權利要求1所述的存儲器控制器,其中所述數據緩沖器使所述輸入數據依據串列傳輸方式使所述輸入數據的所述多個比特依序傳輸至所述錯誤檢查糾正裝置。
5.根據權利要求1所述的存儲器控制器,其中所述數據交錯器包括比特順序對應表,所述比特順序對應表記錄所述輸入數據的所述多個比特的第一排列順序以及所述交錯后輸入數據的所述多個比特的第二排列順序間的關系。
6.根據權利要求1所述的存儲器控制器,其中所述存儲器接口控制器更用以由所述存儲器接收讀出數據,所述讀出數據包括一般數據以及輸出檢查碼,所述數據交錯器針對所述一般數據的多個比特進行反向順序交錯動作并產生輸出數據。
7.根據權利要求6所述的存儲器控制器,其中所述輸出數據以及所述輸出檢查碼被傳送至所述數據緩沖器以及所述錯誤檢查糾正裝置,所述錯誤檢查糾正裝置依據所述輸出檢查碼以針對所述輸出數據進行檢測及糾正動作。
8.根據權利要求1所述的存儲器控制器,還包括:
主機端接口控制器,耦接至所述數據緩沖器,用以由外部的主機接收所述輸入數據。
9.一種存儲器裝置,包括:
存儲器;以及
根據權利要求1所述的存儲器控制器,耦接至所述存儲器。
10.根據權利要求9所述的存儲器裝置,其中所述存儲器為快閃存儲器。
11.一種存儲器的存取方法,包括:
接收具有多個比特的輸入數據;
針對所述輸入數據的所述多個比特的排列順序進行順序交錯動作以產生交錯后輸入數據;
依據所述輸入數據以執行錯誤檢查糾正編碼以產生檢查碼;以及
將所述交錯后輸入數據以及所述檢查碼寫入存儲器中。
12.根據權利要求11所述的存儲器的存取方法,其中所述順序交錯動作為可程序化操作。
13.根據權利要求12所述的存儲器的存取方法,其中針對所述輸入數據的所述多個比特的排列順序進行所述順序交錯動作以產生所述交錯后輸入數據的步驟包括:
提供比特順序對應表,依據所述比特順序對應表以進行所述順序交錯動作,
其中,所述比特順序對應表記錄所述輸入數據的所述多個比特的第一排列順序以及所述交錯后輸入數據的所述多個比特的第二排列順序間的關系。
14.根據權利要求12所述的存儲器的存取方法,還包括:
從所述存儲器接收讀出數據,所述讀出數據包括一般數據以及輸出檢查碼;以及
針對所述一般數據的多個比特進行反向順序交錯動作并產生輸出數據。
15.根據權利要求14所述的存儲器的存取方法,其中還包括:
依據所述輸出檢查碼以針對所述輸出數據進行檢測及糾正動作。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于點序科技股份有限公司,未經點序科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910913297.3/1.html,轉載請聲明來源鉆瓜專利網。





