[發明專利]用于多管芯/GPU圖形處理的基于位置的渲染設備和方法在審
| 申請號: | 201910689104.0 | 申請日: | 2019-07-29 |
| 公開(公告)號: | CN110874811A | 公開(公告)日: | 2020-03-10 |
| 發明(設計)人: | T.施呂斯勒;Z.沃特斯;M.阿波達卡;D.約翰斯頓;J.瑟普賴斯;P.瑟蒂;S.麥玉蘭;P.多伊爾;S.沙馬;A.沙;M.拉馬多斯 | 申請(專利權)人: | 英特爾公司 |
| 主分類號: | G06T1/20 | 分類號: | G06T1/20;G06T15/20;G06T15/55 |
| 代理公司: | 中國專利代理(香港)有限公司 72001 | 代理人: | 李嘯;楊美靈 |
| 地址: | 美國加利*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 管芯 gpu 圖形 處理 基于 位置 渲染 設備 方法 | ||
1.一種方法,包括:
將多個圖形繪制分發給多個圖形處理器;
使用與第一圖形處理器上的第一繪制的圖塊相關聯的頂點數據執行僅位置著色,所述第一圖形處理器響應地針對所述圖塊中的每個而生成可見性數據;
將與所述圖塊的不同子集相關聯的所述可見性數據的子集分發給不同的圖形處理器;
使用所述可見性數據限制由每個圖形處理器在每個圖塊上要執行的幾何工作,每個圖形處理器響應地生成經渲染的圖塊;以及
其中組合所述經渲染的圖塊以生成完整的圖像幀。
2.如權利要求1所述的方法,其中每個圖形處理器集成在單獨的半導體管芯上。
3.如權利要求1或2所述的方法,其中執行僅位置著色包括:
比較包含在針對每個圖塊的所述頂點數據中的圖元,以識別在所述圖塊的區域內可見的一個或多個圖元;以及
識別所述可見性數據中的被遮擋的圖元。
4.如權利要求3所述的方法,其中限制幾何工作處理包括僅使用那些可見的圖元來執行幾何工作。
5.如權利要求3或4所述的方法,還包括:
通過每個相應的圖形處理器來光柵化圖塊的所述子集,以針對圖塊的每個子集的每個圖塊而生成像素。
6.如權利要求5所述的方法,還包括:
通過每個相應的圖形處理器對每個子集內的每個圖塊執行像素著色操作,以針對每個圖塊而生成最終像素。
7.如權利要求6所述的方法,還包括:
在所述多個圖形處理器中的至少一個圖形處理器的幀緩沖器內組合針對每個圖塊的所述最終像素。
8.如權利要求1或7所述的方法,還包括:
使用與第二圖形處理器上的第二繪制的圖塊相關聯的頂點數據執行僅位置著色,所述第二圖形處理器響應地針對所述第二繪制的所述圖塊中的每個而生成第二可見性數據;
將針對所述第二繪制的所述圖塊的不同子集的所述第二可見性數據分發給不同的圖形處理器;
使用所述第二可見性數據限制由每個圖形處理器在所述第二繪制的每個圖塊上要執行的幾何工作,每個圖形處理器響應地生成所述第二繪制的經渲染的圖塊;以及
其中組合所述第二繪制的所述經渲染的圖塊以生成第二圖像幀。
9.一種圖形處理設備,包括:
多個圖形處理器,所述多個圖形處理器用于接收多個圖形繪制;
互連,所述互連使所述圖形處理器耦合;
第一圖形處理器,所述第一圖形處理器使用與第一繪制的圖塊相關聯的頂點數據執行僅位置著色,所述第一圖形處理器響應地針對所述圖塊中的每個而生成可見性數據;
第一圖形處理器,所述第一圖形處理器用于將與所述圖塊的不同子集相關聯的所述可見性數據的子集分發給所述多個圖形處理器中的不同圖形處理器;
所述圖形處理器中的每個的幾何著色器,所述幾何著色器處理圖塊的相應的子集的圖元,所述幾何著色器讀取所述可見性數據以限制要被執行的幾何工作,
其中每個圖形處理器要響應地生成經渲染的圖塊;以及
其中所述經渲染的圖塊要被組合以生成完整的圖像幀。
10.如權利要求9所述的圖形處理設備,其中每個圖形處理器集成在單獨的半導體管芯上。
11.如權利要求9或10所述的圖形處理設備,其中執行僅位置著色包括:
比較包含在針對每個圖塊的所述頂點數據中的圖元,以識別在所述圖塊的區域內可見的一個或多個圖元;以及
識別所述可見性數據中的可見圖元。
12.如權利要求11所述的圖形處理設備,其中限制幾何工作處理包括僅使用那些可見的圖元來執行幾何工作。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于英特爾公司,未經英特爾公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910689104.0/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種帶有內置電流傳感器的溝槽IGBT器件結構及制作方法
- 下一篇:舵板及船舶





