[發明專利]祖沖之加密算法提速方法、系統、存儲介質及計算機設備有效
| 申請號: | 201910656665.0 | 申請日: | 2019-07-19 |
| 公開(公告)號: | CN110445601B | 公開(公告)日: | 2022-07-26 |
| 發明(設計)人: | 張玉濤;宋長冉 | 申請(專利權)人: | 三未信安科技股份有限公司 |
| 主分類號: | H04L9/06 | 分類號: | H04L9/06 |
| 代理公司: | 北京首捷專利代理有限公司 11873 | 代理人: | 梁婧宇 |
| 地址: | 100102 北京市朝陽區*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 加密算法 提速 方法 系統 存儲 介質 計算機 設備 | ||
1.一種祖沖之加密算法提速方法,其特征在于,包括:
基于多通道緩存環模式將祖沖之加密算法的密鑰初始化和明文邏輯運算過程解耦合,且多通道并行執行,具體包括:
根據加密密鑰和初始向量進行多通道并行密鑰初始化,生成密鑰流;
將所述密鑰流存儲于第一多通道環形緩沖區;
根據預設規則從所述第一多通道環形緩沖區獲取所述密鑰流,將所述密鑰流形成環形數據緩存隊列,并存儲于第二多通道環形緩沖區;
將數據原文與所述第二多通道環形緩沖區中的密鑰流進行多通道并行加密運算,得到密文數據。
2.根據權利要求1所述的方法,其特征在于,所述預設規則包括:
當所述加密運算過程中所述密鑰流消耗速度大于或等于所述密鑰初始化過程中密鑰流產生速度時,使所述第一多通道環形緩沖區的密鑰流輸出速度大于或等于密鑰流輸入速度;
當所述加密運算過程中所述密鑰流消耗速度小于所述密鑰初始化過程中密鑰流產生速度相等時,使所述第一多通道環形緩沖區的密鑰流輸出速度小于密鑰流輸入速度,多余的密鑰流存儲于所述第一多通道環形緩沖區內。
3.一種祖沖之加密算法提速系統,其特征在于,該系統基于多通道緩存環模式將祖沖之加密算法的密鑰初始化和明文邏輯運算過程解耦合,且多通道并行執行,該系統包括:
初始化模塊,用于根據加密密鑰和初始向量進行多通道并行密鑰初始化,生成密鑰流;
第一多通道環形緩沖區,用于存儲所述初始化模塊產生的密鑰流;
第二多通道環形緩沖區,用于根據預設規則從所述第一多通道環形緩沖區獲取所述密鑰流,將所述密鑰流形成環形數據緩存隊列并存儲;
邏輯運算模塊,用于將數據原文與所述第二多通道環形緩沖區中的密鑰流進行多通道并行加密運算,得到密文數據。
4.根據權利要求3所述的系統,其特征在于,所述預設規則包括:
當所述加密運算過程中所述密鑰流消耗速度大于或等于所述密鑰初始化過程中密鑰流產生速度時,使所述第一多通道環形緩沖區的密鑰流輸出速度大于或等于密鑰流輸入速度;
當所述加密運算過程中所述密鑰流消耗速度小于所述密鑰初始化過程中密鑰流產生速度相等時,使所述第一多通道環形緩沖區的密鑰流輸出速度小于密鑰流輸入速度,多余的密鑰流存儲于所述第一多通道環形緩沖區內。
5.一種計算機可讀存儲介質,用于存儲指令,其特征在于,當所述指令在計算機上運行時,使所述計算機執行根據權利要求1-2任一項所述的祖沖之加密算法提速方法。
6.一種計算機設備,包括存儲器、處理器及存儲在所述存儲器上的并可在所述處理器上運行的計算機程序,其特征在于,所述處理器執行所述程序時實現如權利要求1-2任一項所述的祖沖之加密算法提速方法。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于三未信安科技股份有限公司,未經三未信安科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910656665.0/1.html,轉載請聲明來源鉆瓜專利網。





