[發明專利]一種配置表項測試方法、系統有效
| 申請號: | 201910630183.8 | 申請日: | 2019-07-12 |
| 公開(公告)號: | CN110413464B | 公開(公告)日: | 2023-10-27 |
| 發明(設計)人: | 孟相玉;張代生 | 申請(專利權)人: | 杭州迪普科技股份有限公司 |
| 主分類號: | G06F11/22 | 分類號: | G06F11/22;G06F30/34 |
| 代理公司: | 北京博思佳知識產權代理有限公司 11415 | 代理人: | 陳蕾 |
| 地址: | 310051 浙江省杭*** | 國省代碼: | 浙江;33 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 配置 測試 方法 系統 | ||
本申請提供一種配置表項測試方法、系統,所述方法包括:測試設備通過通用接口向待測設備發送測試指令;待測設備中CPU接收所述測試指令后,復制配置表項,并通過通用接口向測試設備發送所述配置表項;測試設備將所述配置表項導入預設仿真平臺,對FPGA處理報文過程中查詢配置表項進行仿真,以對配置表項進行測試。
技術領域
本申請涉及通信技術領域,尤其涉及一種配置表項測試方法、系統。
背景技術
在現代數字電路設計中,FPGA(Field-Programmable Gate Array,現場可編程門陣列)作為一種可編程邏輯芯片,既解決了定制電路的不足,又克服了原有可編程芯片門電路數有限的缺點。FPGA具有結構靈活、設計周期較短、密度高、性能較好等特點,基于此,CPU和FPGA異構架構逐漸成為網絡設備中一種常用架構,這種架構可以有效分擔CPU的負荷。
由CPU通過配置表項對FPGA進行動態配置,這些配置表項通常存儲至與FPGA對應的存儲空間中,例如與FPGA連接的DRAM(Dynamic Random Access Memory,動態隨機存取存儲器)。FPGA在處理報文的過程中,根據業務需要,查詢存儲空間中配置表項中的內容,這些配置表項是FPGA能夠正確處理報文的重要依據,正確的配置表項可以確保網絡設備可以正常工作。當網絡設備處理中FPGA處理報文出現故障時,需要首先確定配置表項是否正確,因此急需一種可以對配置表項進行測試的技術方案,以此來減少FPGA問題定位時間。
相關技術中,通過網絡設備中調試接口讀取存儲空間中配置表項,由開發人員來檢查配置表項是否正確,但是這種方式效率較低。
發明內容
有鑒于此,本申請提供一種配置表項測試方法、系統。
具體地,本申請是通過如下技術方案實現的:
第一方面,本申請實施例提供一種配置表項測試方法,應用于配置表項測試系統,所述系統包括測試設備以及待測設備,所述測試設備與所述待測設備通過通用接口進行連接,所述方法包括:
測試設備通過通用接口向待測設備發送測試指令;
待測設備中CPU接收所述測試指令后,復制配置表項,并通過通用接口向測試設備發送所述配置表項;
測試設備將所述配置表項導入預設仿真平臺,對FPGA處理報文過程中查詢配置表項進行仿真,以對配置表項進行測試。
第二方面,本申請實施例提供一種配置表項測試方法,應用于配置表項測試系統,所述系統包括測試設備以及待測設備,所述測試設備與所述待測設備通過通用接口進行連接,所述方法包括:
測試設備向待測設備發送測試指令,其中,所述測試指令中攜帶配置表項的輸出端口;
待測設備中CPU接收到所述測試指令后,將配置表項下發至與待測設備中FPGA對應的存儲空間中,并根據所述測試指令設置所述配置表項的輸出端口;
待測設備中FPGA復制所述配置表項,封裝成數據報文,并轉發至待測設備中交換芯片,其中所述數據報文中攜帶所述輸出端口;
待測設備中交換芯片根據所述輸出端口,將所述數據報文發送至測試設備;
測試設備解析所述數據報文,得到所述配置表項,將所述配置表項導入預設仿真平臺,對FPGA處理報文過程中查詢配置表項進行仿真,以對配置表項進行測試。
第三方面,本申請實施例提供一種配置表項測試系統,所述系統包括:測試設備以及待測設備,所述測試設備與所述待測設備通過通用接口進行連接;
測試設備通過通用接口向待測設備發送測試指令;
待測設備中CPU接收所述測試指令后,復制配置表項,并通過通用接口向測試設備發送所述配置表項;
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于杭州迪普科技股份有限公司,未經杭州迪普科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910630183.8/2.html,轉載請聲明來源鉆瓜專利網。





