[發明專利]一種基于通用閃存存儲器的閃存裝置以及設備在審
| 申請號: | 201910350034.6 | 申請日: | 2019-04-28 |
| 公開(公告)號: | CN110209611A | 公開(公告)日: | 2019-09-06 |
| 發明(設計)人: | 李虎;何勇 | 申請(專利權)人: | 深圳市德名利電子有限公司 |
| 主分類號: | G06F13/16 | 分類號: | G06F13/16;G06F13/38;G06F13/42 |
| 代理公司: | 深圳市道勤知酷知識產權代理事務所(普通合伙) 44439 | 代理人: | 何兵;饒盛添 |
| 地址: | 518000 廣東省深圳市龍華區民治街*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 通用閃存 存儲器 協議轉換器 串行接口 存儲器控制器 模擬信號 閃存裝置 匹配 通用串行總線閃存 模擬信號轉換 數字信號發送 數字信號轉換 通用串行總線 固態硬盤 數字信號 閃存盤 收發器 轉換 | ||
1.一種基于通用閃存存儲器的閃存裝置,其特征在于,包括:
第一通用閃存存儲器、通用閃存存儲器控制器、協議轉換器和通用串行總線收發器;
所述通用閃存存儲器控制器與所述第一通用閃存存儲器、所述協議轉換器分別相連接,所述協議轉換器與所述通用閃存存儲器控制器、所述通用串行總線收發器相連接;
所述通用串行總線收發器,用于將通用串行總線的串行信號轉換成數字信號,和獲取時鐘信號,并將所述獲取的時鐘信號作為系統工作的基準時鐘;
所述協議轉換器,用于協議數據轉換,將所述通用串行總線收發器接收的數據進行重新封包轉換成匹配所述第一通用閃存存儲器的數據包,并將所述轉換成的數據包發送給所述通用閃存存儲器控制器,和將所述通用閃存存儲器控制器發送的數據進行重新封包,并將所述經重新封包后的數據發送給所述通用串行總線收發器;
所述通用閃存存儲器控制器,用于將所述第一通用閃存存儲器的串行接口的模擬信號轉換成數字信號,并將所述轉換成的數字信號發送經所述協議轉換器,和將所述協議轉換器產生的數字信號轉換成匹配串行接口的模擬信號,并將所述轉換成的匹配串行接口的模擬信號發送給所述第一通用閃存存儲器。
2.如權利要求1所述的基于通用閃存存儲器的閃存裝置,其特征在于,所述通用閃存存儲器控制器,包括:
模數轉換器;
所述模數轉換器,用于將所述第一通用閃存存儲器的串行接口的模擬信號轉換成數字信號,并將所述轉換成的數字信號發送經所述協議轉換器。
3.如權利要求1所述的基于通用閃存存儲器的閃存裝置,其特征在于,所述通用閃存存儲器控制器,包括:
數模轉換器;
所述數模轉換器,用于將所述協議轉換器產生的數字信號轉換成匹配串行接口的模擬信號,并將所述轉換成的匹配串行接口的模擬信號發送給所述第一通用閃存存儲器。
4.如權利要求1所述的基于通用閃存存儲器的閃存裝置,其特征在于,所述基于通用閃存存儲器的閃存裝置,還包括:
電源轉換器;
所述電源轉換器與所述通用串行總線收發器相連接;
所述電源轉換器,用于將所述通用串行總線收發器提供的5伏轉換成1.2伏、1.8伏、3.3伏為內部系統和外部設備供電。
5.如權利要求1所述的基于通用閃存存儲器的閃存裝置,其特征在于,所述基于通用閃存存儲器的閃存裝置,還包括:
中央處理器;
所述中央處理器與所述協議轉換器、所述通用串行總線收發器分別相連接;
所述中央處理器,用于任務調度,和數據拆分整合,以及校驗計算。
6.如權利要求5所述的基于通用閃存存儲器的閃存裝置,其特征在于,所述基于通用閃存存儲器的閃存裝置,還包括:
隨機存取存儲器;
所述隨機存取存儲器與所述中央處理器相連接;
所述隨機存取存儲器,用于緩存,和配合所述中央處理器工作。
7.如權利要求1所述的基于通用閃存存儲器的閃存裝置,其特征在于,所述基于通用閃存存儲器的閃存裝置,還包括:
第二通用閃存存儲器;
所述第一通用閃存存儲器和所述第二通用閃存存儲器用于存儲容量疊加,或所述第一通用閃存存儲器和所述第二通用閃存存儲器中的其中一個用于數據正常存儲,另一個用于數據備份存儲。
8.如權利要求7所述的基于通用閃存存儲器的閃存裝置,其特征在于,所述基于通用閃存存儲器的閃存裝置,還包括:
第三通用閃存存儲器;
所述第一通用閃存存儲器、所述第二通用閃存存儲器和所述第三通用閃存存儲器,用于存儲容量疊加,或第一通用閃存存儲器、所述第二通用閃存存儲器和所述第三通用閃存存儲器中的其中一個用于數據正常存儲,另一個用于數據備份存儲,第三個用于存儲校驗數據。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳市德名利電子有限公司,未經深圳市德名利電子有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910350034.6/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:存儲器接口
- 下一篇:一種基于多狀態的DPRAM訪問方法及系統





