[發(fā)明專利]一種模擬同步工程遙測(cè)通信通道的測(cè)試板卡及其測(cè)試方法有效
| 申請(qǐng)?zhí)枺?/td> | 201910349945.7 | 申請(qǐng)日: | 2019-04-28 |
| 公開(公告)號(hào): | CN109936417B | 公開(公告)日: | 2021-06-08 |
| 發(fā)明(設(shè)計(jì))人: | 張遂南;閆博;周潔;陳旭睿;晉瓊;羅中偉 | 申請(qǐng)(專利權(quán))人: | 西安微電子技術(shù)研究所 |
| 主分類號(hào): | H04B17/30 | 分類號(hào): | H04B17/30 |
| 代理公司: | 西安通大專利代理有限責(zé)任公司 61200 | 代理人: | 高博 |
| 地址: | 710065 陜西*** | 國(guó)省代碼: | 陜西;61 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 模擬 同步 工程 遙測(cè) 通信 通道 測(cè)試 板卡 及其 方法 | ||
1.一種模擬同步工程遙測(cè)通信通道的測(cè)試板卡,其特征在于,包括PCI橋接芯片、實(shí)現(xiàn)同步工程遙測(cè)通信通道的FPGA器件、反相器、電阻和RC濾波電路,PCI橋接芯片的PCI總線接口與對(duì)應(yīng)的信號(hào)連接,PCI橋接芯片的局部總線接口信號(hào)與FPGA器件連接,F(xiàn)PGA器件還分別通過反相器與電阻和RC濾波電路連接,用于接收被測(cè)宇航計(jì)算機(jī)同步工程遙測(cè)通信通道串行PCM碼信號(hào)、發(fā)送時(shí)鐘信號(hào)CLK和高有效的幀同步信號(hào)FFS,構(gòu)成主模式三線制串行同步工程遙測(cè)通信通道3U標(biāo)準(zhǔn)結(jié)構(gòu)的CPCI測(cè)試板卡;
FPGA實(shí)現(xiàn)的同步工程遙測(cè)通信通道包括譯碼器、FIFO存儲(chǔ)器、串并轉(zhuǎn)換器、脈沖產(chǎn)生器、分頻器和幀信號(hào)產(chǎn)生器,譯碼器的輸入端與PCI橋接芯片局部總線的片選信號(hào)、高位地址信號(hào)、讀信號(hào)、寫信號(hào)連接,其輸出端使能信號(hào)分別與FIFO存儲(chǔ)器、脈沖產(chǎn)生器、分頻器和幀信號(hào)產(chǎn)生器連接,分頻器的輸出端產(chǎn)生的時(shí)鐘信號(hào)分別與脈沖產(chǎn)生器和幀信號(hào)產(chǎn)生器連接,幀信號(hào)產(chǎn)生器的輸出端產(chǎn)生的幀信號(hào)與脈沖產(chǎn)生器連接,并經(jīng)施密特反相器驅(qū)動(dòng)和串接電阻后輸出,脈沖產(chǎn)生器的時(shí)鐘信號(hào)輸出端分別與串并轉(zhuǎn)換器連接,并經(jīng)施密特反相器驅(qū)動(dòng)和串接電阻后輸出,F(xiàn)IFO寫信號(hào)端與FIFO存儲(chǔ)器連接,串并轉(zhuǎn)換器的并行數(shù)據(jù)輸出端與FIFO存儲(chǔ)器連接,F(xiàn)IFO存儲(chǔ)器的輸出端與PCI橋接芯片局部總線信號(hào)連接,PCI橋接芯片將時(shí)鐘信號(hào)發(fā)送給分頻器;將寫數(shù)據(jù)信號(hào)發(fā)送給分頻器、脈沖產(chǎn)生器和幀信號(hào)產(chǎn)生器;將復(fù)位信號(hào)發(fā)送給分頻器、FIFO存儲(chǔ)器、脈沖產(chǎn)生器和幀信號(hào)產(chǎn)生器;將讀信號(hào)、寫信號(hào)、地址信號(hào)和片選信號(hào)發(fā)送給譯碼器,譯碼器將使能1信號(hào)發(fā)送給FIFO存儲(chǔ)器,將使能2信號(hào)發(fā)送給脈沖產(chǎn)生器,將使能3信號(hào)發(fā)送給分頻器,將使能4信號(hào)發(fā)送給幀信號(hào)產(chǎn)生器,串行PCM碼信號(hào)依次經(jīng)RC濾波電路、第一反相器、FPGA實(shí)現(xiàn)的串并轉(zhuǎn)換器轉(zhuǎn)換為并行信號(hào)后與FPGA實(shí)現(xiàn)的FIFO存儲(chǔ)器連接,經(jīng)FIFO存儲(chǔ)器將讀出的并行數(shù)據(jù)信號(hào)發(fā)送給PCI橋接芯片,脈沖發(fā)生器的輸出端工程遙測(cè)時(shí)鐘信號(hào)經(jīng)第二反相器與第一電阻連接用于發(fā)送工程遙測(cè)時(shí)鐘信號(hào)CLK,幀信號(hào)產(chǎn)生器的輸出端正脈沖的幀同步有效信號(hào)經(jīng)第三反相器與第二電阻連接用于發(fā)送正脈沖的幀同步有效信號(hào)FFS。
2.根據(jù)權(quán)利要求1所述的模擬同步工程遙測(cè)通信通道的測(cè)試板卡,其特征在于,反相器均采用SN74LVC14,電阻均為1KΩ。
3.根據(jù)權(quán)利要求1所述的模擬同步工程遙測(cè)通信通道的測(cè)試板卡,其特征在于,PCI橋接芯片采用PCI9030。
4.一種利用權(quán)利要求1所述模擬同步工程遙測(cè)通信通道測(cè)試板卡的測(cè)試方法,其特征在于,包括以下步驟:
S1、工控機(jī)加電,遙測(cè)通信測(cè)試板卡同時(shí)上電,操作系統(tǒng)通過PCI接口配置并初始化板卡的PCI橋接芯片,PCI橋接芯片局部外圍接口處于復(fù)位狀態(tài),復(fù)位管腳輸出為低,接收FIFO存儲(chǔ)器復(fù)位,分頻器、脈沖產(chǎn)生器和幀信號(hào)發(fā)生器置默認(rèn)值,各使能信號(hào)無效;
S2、工控機(jī)運(yùn)行模擬測(cè)試程序,自動(dòng)清PCI橋接芯片局部外圍接口復(fù)位信號(hào),工控機(jī)接收模擬測(cè)試程序的各種遙測(cè)通信測(cè)試命令,根據(jù)命令字初始化通信時(shí)鐘波特率參數(shù)設(shè)置寄存器、幀同步信號(hào)參數(shù)設(shè)置寄存器以及幀同步信號(hào)與首時(shí)鐘時(shí)間間隔設(shè)置寄存器;
S3、延遲等待5s后啟動(dòng)遙測(cè)通信通道,遙測(cè)通信通道自動(dòng)按初始化值周期按時(shí)序發(fā)出通信幀同步信號(hào)、64個(gè)時(shí)鐘脈沖信號(hào),自動(dòng)從被測(cè)試的設(shè)備主機(jī)遙測(cè)通信通道串行移出64位的串行工程遙測(cè)數(shù)據(jù)PCM碼信號(hào),在測(cè)試板卡中自動(dòng)按通信協(xié)議時(shí)序串并轉(zhuǎn)換成并行64位的工程遙測(cè)數(shù)據(jù),并寫入并行FIFO中,工控機(jī)讀出FIFO中工程遙測(cè)數(shù)據(jù),解析判斷主機(jī)各功能單元工作狀態(tài)并顯示測(cè)試結(jié)果。
5.根據(jù)權(quán)利要求4所述模擬同步工程遙測(cè)通信通道的測(cè)試方法,其特征在于,步驟S2中,初始化值為正常通信信號(hào)參數(shù)值或?yàn)槔A繙y(cè)試信號(hào)參數(shù)值。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于西安微電子技術(shù)研究所,未經(jīng)西安微電子技術(shù)研究所許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910349945.7/1.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。
- 遙測(cè)數(shù)據(jù)的類屬收集和傳遞
- 地面遙測(cè)監(jiān)控系統(tǒng)
- 基于冗余消除的遙測(cè)存儲(chǔ)方法
- 遙測(cè)數(shù)據(jù)收集與分發(fā)系統(tǒng)
- 一種遙測(cè)數(shù)據(jù)壓縮傳輸方法、裝置和計(jì)算機(jī)可讀介質(zhì)
- 用于收集遙測(cè)數(shù)據(jù)的簡(jiǎn)檔
- 遙測(cè)數(shù)據(jù)的處理系統(tǒng)
- 一種衛(wèi)星搭載參考單體太陽電池的電路系統(tǒng)
- 基于遙測(cè)包復(fù)用的衛(wèi)星遙測(cè)數(shù)據(jù)下傳方法
- 基于表格化的衛(wèi)星遙測(cè)數(shù)據(jù)系統(tǒng)





