[發(fā)明專利]一種基于UVM方法下FPGA軟件仿真測試環(huán)境建立方法有效
| 申請?zhí)枺?/td> | 201910343700.3 | 申請日: | 2019-04-26 |
| 公開(公告)號: | CN110096441B | 公開(公告)日: | 2021-02-19 |
| 發(fā)明(設計)人: | 殷永峰;陳國艷;李秋儒 | 申請(專利權)人: | 北京航空航天大學 |
| 主分類號: | G06F11/36 | 分類號: | G06F11/36;G06F30/331 |
| 代理公司: | 北京清大紫荊知識產(chǎn)權代理有限公司 11718 | 代理人: | 婁華 |
| 地址: | 100083*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 基于 uvm 方法 fpga 軟件 仿真 測試 環(huán)境 建立 | ||
1.一種基于UVM方法下FPGA軟件仿真測試環(huán)境建立方法,其特征在于:該方法是通過平臺搭建工具結合UVM模板自動生成適用于被測對象的UVM平臺,所述UVM平臺包括兩部分,一部分是UVM模板,另一部分是自動生成適用于被測對象的UVM配置工具軟件,兩個部分間的接口是通過文件操作形式完成,DUT是測試對象;生成的UVM配置工具軟件通過界面輸入根據(jù)被測軟件提取接口信息進行配置,將配置的接口信息和測試激勵輸入按照UVM的interface和TLM機制相應的寫入UVM模板中,UVM模板實現(xiàn)了組件間的任務和函數(shù)調用關系,配置文件寫入UVM模板后,UVM平臺搭建完成;所述UVM模板的創(chuàng)建方法如下:
1)通過對UVM平臺中不變組件進行數(shù)據(jù)流和控制流分析,在不同的層次上建立數(shù)據(jù)間的映射關系和控制流程圖,為組件的可重用性研究和構建提供依據(jù)和素材,解決各組件間通信問題,實現(xiàn)UVM平臺中不變組件的自動生成;
2)利用建模工具生成參考電路模型;
3)生成可重用約束的隨機激勵。
2.如權利要求1所述的一種基于UVM方法下FPGA軟件仿真測試環(huán)境建立方法,其特征在于所述UVM配置工具軟件,需要具備如下功能:
1)建立配置文件;
2)解析配置文件;
3)測試平臺搭建;
4)調用參考模型;
5)調用仿真工具。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于北京航空航天大學,未經(jīng)北京航空航天大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910343700.3/1.html,轉載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:一種日志處理方法及裝置
- 下一篇:代碼調試方法、用戶設備、存儲介質及裝置
- 基于AMBA總線的模塊級UVM驗證平臺的自動生成裝置
- 基于UVM驗證方法學的只寫寄存器驗證測試平臺及驗證方法
- 基于UVM驗證方法學的只讀寄存器驗證測試平臺及驗證方法
- 一種UVM驗證環(huán)境中復用C程序測試向量的方法
- 芯片驗證平臺仿真結束控制方法與系統(tǒng)
- 一種基于UVM驗證平臺的UPI協(xié)議模型鏈路層模塊驗證系統(tǒng)
- 基于UVM和FPGA的芯片軟硬件仿真環(huán)境
- 一種基于UVM方法下FPGA軟件仿真測試環(huán)境建立方法
- 一種基于Python語言的EDA驗證平臺及其使用方法
- 快速高效產(chǎn)生cache一致性測試C程序的系統(tǒng)及方法





