[發明專利]針對存儲器通信量的存活性保障在審
| 申請號: | 201910248553.1 | 申請日: | 2019-03-29 |
| 公開(公告)號: | CN110321072A | 公開(公告)日: | 2019-10-11 |
| 發明(設計)人: | A.費魯察希安;V.格里薩;A.克倫;S.范多倫;O.阿茲茲;M.馬達夫;M.馬杜里;C.埃格伯特 | 申請(專利權)人: | 英特爾公司 |
| 主分類號: | G06F3/06 | 分類號: | G06F3/06 |
| 代理公司: | 中國專利代理(香港)有限公司 72001 | 代理人: | 徐紅燕;申屠偉進 |
| 地址: | 美國加利*** | 國省代碼: | 美國;US |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 存儲器通信量 超速信號 遇險信號 通信量 存儲器設備 存活性 節流 存儲器控制器 計算機存儲器 速率控制電路 控制存儲器 監控電路 流率 斷言 電路 訂閱 管理 | ||
公開了針對存儲器通信量的存活性保障。本文描述了用于控制存儲器通信量流率的各種系統和方法。一種用于計算機存儲器管理的系統,該系統包括:速率控制電路,其要:接收來自監控電路的超速信號,該超速信號指示來自通信量源的存儲器通信量流超過閾值;接收來自與存儲器設備對接的存儲器控制器的遇險信號,該遇險信號指示該存儲器設備被超額訂閱;以及實現節流電路,其要在超速信號和遇險信號二者都被斷言時對來自該通信量源的存儲器通信量流進行節流。
技術領域
本文描述的實施例一般涉及計算機存儲器管理,并且具體地涉及用于實現存儲器通信量的存活性保障的系統和方法。
背景技術
現代計算系統使用不斷增加的存儲器量來操作系統、應用和數據。為了有效地使用存儲器,開發了各種存儲器縮減技術。一些存儲器縮減技術旨在通過對存儲器內容使用數據壓縮技術來縮減所使用的存儲器量。其他存儲器縮減技術消除存儲器中重復的數據副本,并使用引用來指向數據的單個副本,諸如利用存儲器重復數據刪除技術。在任一情況下,都會公布比可用的實際物理存儲器更多的可尋址存儲器空間。
附圖說明
在不一定按比例繪制的附圖中,相同的附圖標記可以在不同視圖中描述類似的組件。具有不同字母下標的相同數字可以表示類似組件的不同實例。在附圖的各圖中通過示例而非限制的方式例示了一些實施例,其中:
圖1是例示了根據實施例的計算機系統的硬件和軟件架構的圖示,其中示出了硬件組件和軟件組件之間的各種接口;
圖2是例示了根據實施例的存儲器通信量控制系統的框圖;
圖3A和3B是例示了根據實施例的所監控的系統環境的框圖;
圖4是例示了根據實施例的監控電路的示意圖;
圖5是例示了根據實施例的速率控制電路的示意圖;
圖6是例示了根據實施例的用于控制存儲器通信量流率的方法的流程圖;
圖7是例示了根據實施例的示例機器的框圖,可以在該示例機器上執行本文所討論的任何一種或多種技術(例如,各方法);
圖8A-8B是例示了根據實施例的通用向量友好指令格式及其指令模板的框圖;
圖9A-9D是例示了根據實施例的特定向量友好指令格式的框圖;
圖10是根據實施例的寄存器架構的框圖;
圖11A是例示了根據實施例的有序流水線和寄存器重命名、無序發布/執行流水線的框圖;
圖11B是例示了根據實施例的要被包括在處理器中的有序架構核和寄存器重命名、無序發布/執行架構核的框圖;
圖12A-12B例示了更具體的有序核架構的框圖,該核將是芯片中的(包括相同類型和/或不同類型的其他核的)若干邏輯塊中的一個;
圖13是根據實施例的可以具有多于一個核、可以具有集成存儲器控制器、并且可以具有集成圖形裝置的處理器的框圖;
圖14-17是根據實施例的計算機架構的框圖;以及
圖18是根據實施例的對照使用軟件指令轉換器來將源指令集中的二進制指令轉換成目標指令集中的二進制指令的框圖。
具體實施方式
在以下描述中,出于解釋的目的,闡述了眾多具體細節以便提供對一些示例實施例的透徹理解。然而,對于本領域技術人員來說將顯而易見的是,可以在沒有這些具體細節的情況下實踐本公開。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于英特爾公司,未經英特爾公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910248553.1/2.html,轉載請聲明來源鉆瓜專利網。





