[發明專利]具有信號控制機制的存儲器裝置和存儲器裝置的操作方法在審
| 申請號: | 201910238101.5 | 申請日: | 2019-03-27 |
| 公開(公告)號: | CN110739014A | 公開(公告)日: | 2020-01-31 |
| 發明(設計)人: | 山下亮;朝木見次 | 申請(專利權)人: | 美光科技公司 |
| 主分類號: | G11C11/408 | 分類號: | G11C11/408;G11C11/4076 |
| 代理公司: | 11287 北京律盟知識產權代理有限責任公司 | 代理人: | 王龍 |
| 地址: | 美國愛*** | 國省代碼: | 美國;US |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 存儲器裝置 解碼器 內部存儲單元 延遲控制信號 輸入緩沖器 模式數據 耦合到 配置 信號控制 延遲 存儲 申請 | ||
本申請涉及具有信號控制機制的存儲器裝置和存儲器裝置的操作方法。一種存儲器裝置包含:內部存儲單元,其經配置以存儲指定所述存儲器裝置的操作速度的模式數據;控制解碼器,其耦合到所述內部存儲單元,所述控制解碼器經配置以基于所述模式數據產生延遲控制信號;及輸入緩沖器,其耦合到所述控制解碼器,所述輸入緩沖器經配置以基于所述延遲控制信號調整輸入信號的延遲。
技術領域
本公開實施例涉及存儲器裝置,且確切地說,涉及具有信號控制機制的存儲器裝置。
背景技術
存儲器系統可使用存儲器裝置來存儲和存取信息。存儲器裝置可包含易失性存儲器裝置、非易失性存儲器裝置,或組合裝置。例如動態隨機存取存儲器(DRAM)等存儲器裝置可利用電能來存儲和存取數據。舉例來說,存儲器裝置可包含針對高速數據傳送實施雙數據速率(DDR)介接方案的DDR RAM裝置。
對于一些存儲器裝置(例如DDR RAM裝置),某些信號為定時關鍵的。舉例來說,列地址(CA)信號、片選(CS)信號、時鐘(CK)信號等需要同時處理。在存儲器裝置內部,CK信號及CA/CS信號同時到達對應鎖存器以成功地鎖存。
隨著其它領域中的技術進步及增加的應用,市場持續尋求更快、更高效且更小的裝置。為滿足市場需求,半導體裝置被推按到極限。隨著裝置推按到極限,定時關鍵信號的處理時間減少,其增大定時相關誤差及/或處理困難。鑒于不斷增大的商業競爭壓力連同不斷增長的消費者期望和區分市場中的產品的需要,越來越需要找出這些問題的答案。另外,降低成本、改善效率和性能并且滿足競爭壓力的需要對于找出這些問題的答案添加了更大的壓力。
發明內容
在一個方面中,本申請提供一種存儲器裝置,其包括:內部存儲單元,其經配置以存儲對應于所述存儲器裝置的操作速度的模式數據;控制解碼器,其耦合到所述內部存儲單元,所述控制解碼器經配置以基于所述模式數據產生延遲控制信號;及輸入緩沖器,其耦合到所述控制解碼器,所述輸入緩沖器經配置以基于所述延遲控制信號調整輸入信號的延遲。
在另一方面中,本申請提供一種操作存儲器裝置的方法,所述方法包括:確定所述存儲器裝置的操作速度設定;根據所述操作速度設定產生延遲控制信號;及根據所述延遲控制信號控制輸入信號的延遲。
附圖說明
圖1為根據本發明技術的實施例的存儲器裝置的框圖。
圖2為根據本發明技術的實施例的實例時鐘樹電路的框圖。
圖3A為根據本發明技術的實施例的實例輸入緩沖器的框圖。
圖3B為根據本發明技術的另一實施例的實例輸入緩沖器的框圖。
圖4為根據本發明技術的實施例的實例控制解碼器電路的框圖。
圖5為根據本發明技術的實施例的實例邊界控制電路的框圖。
圖6為說明根據本發明技術的實施例的操作存儲器裝置的實例方法的流程圖。
圖7為包含根據本發明技術的實施例的存儲器裝置的系統的示意圖。
具體實施方式
如下文更詳細地描述,本文中所揭示的技術涉及存儲器裝置、具有存儲器裝置的系統,及用于控制定時關鍵信號的內部延遲的相關方法。存儲器裝置(例如DRAM裝置)可包含處理來自模式寄存器的一或多個輸出(例如經配置以使裝置繞過一或多個內部延遲的延遲跳躍信號)的定時解碼器。對于某些操作模式(例如中等操作速度模式),定時解碼器及/或模式寄存器可處理延遲跳躍信號且進一步繞過片選(CS)輸入緩沖器、列地址(CA)輸入緩沖器等中的一或多個延遲。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于美光科技公司,未經美光科技公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910238101.5/2.html,轉載請聲明來源鉆瓜專利網。





