[發明專利]具有混合解碼方案的存儲器系統及其操作方法在審
| 申請號: | 201910202562.7 | 申請日: | 2019-03-18 |
| 公開(公告)號: | CN110277124A | 公開(公告)日: | 2019-09-24 |
| 發明(設計)人: | 內維·庫馬爾;哈曼·巴蒂亞;亞伯希倫·伯拉哈卡;熊晨榮;張帆 | 申請(專利權)人: | 愛思開海力士有限公司 |
| 主分類號: | G11C16/08 | 分類號: | G11C16/08;G11C29/38 |
| 代理公司: | 北京路浩知識產權代理有限公司 11002 | 代理人: | 張瀾;李青 |
| 地址: | 韓國*** | 國省代碼: | 韓國;KR |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 解碼器 碼字 解碼 解碼器解碼 組條件 閾值時 存儲器控制器 存儲器系統 成功解碼 迭代解碼 解碼碼字 位翻轉 校驗 迭代 | ||
1.一種存儲器控制器,包括:
第一解碼器,當碼字的不滿足校驗計數,即USC計數小于閾值時執行所述碼字的解碼;以及
第二解碼器,當所述碼字的所述USC計數大于或等于所述閾值時執行所述碼字的解碼,
其中當使用所述第一解碼器執行所述碼字的解碼時,持續使用所述第一解碼器解碼,直到滿足第一組條件或所述碼字被成功解碼,并且
其中當使用所述第二解碼器執行所述碼字的解碼時,持續使用所述第二解碼器解碼,直到滿足第二組條件。
2.根據權利要求1所述的存儲器控制器,其中所述第一解碼器是位翻轉解碼器,即BF解碼器,并且所述第二解碼器是最小和解碼器,即MS解碼器。
3.根據權利要求1所述的存儲器控制器,其中當使用所述第一解碼器執行所述碼字的解碼時,如果滿足所述第一組條件,則使用所述第二解碼器執行所述碼字的后續解碼,并且持續執行直到滿足所述第二組條件。
4.根據權利要求1所述的存儲器控制器,其中當使用所述第二解碼器執行所述碼字的解碼時,如果滿足所述第二組條件,則使用所述第一解碼器執行所述碼字的后續解碼,并且持續執行直到滿足所述第一組條件。
5.根據權利要求1所述的存儲器控制器,其中:
當使用所述第一解碼器執行所述碼字的解碼時,在每一次迭代解碼之后確定是否滿足所述第一組條件,并且
當使用所述第二解碼器執行所述碼字的解碼時,在每一次迭代解碼之后確定是否滿足所述第二組條件。
6.根據權利要求1所述的存儲器控制器,其中所述碼字包括低密度奇偶校驗碼,即LDPC碼。
7.一種存儲器控制器,包括:
解碼器組件,包括位翻轉解碼器,即BF解碼器和最小和解碼器,即MS解碼器,所述解碼器組件:
計算所述碼字的不滿足校驗計數,即USC計數,
確定所述USC計數是否小于第一閾值,
當確定所述USC計數小于所述第一閾值時,使用所述BF解碼器對所述碼字執行一次或多次迭代解碼,持續使用所述BF解碼器對所述碼字執行所述一次或多次迭代解碼,直到所述USC計數減少到設定數量或者所述USC計數的運行平均值,即RA小于第二閾值,并且
當確定所述USC計數大于或等于所述第一閾值時或當所述RA大于或等于所述第二閾值時,使用所述MS解碼器對所述碼字執行一次或多次迭代解碼,持續使用所述MS解碼器對所述碼字執行所述一次或多次迭代解碼,直到所述USC計數小于所述第一閾值,并且所述RA小于第三閾值。
8.根據權利要求7所述的存儲器控制器,其中所述解碼器組件進一步:
在使用所述BF解碼器對所述碼字執行的每一次迭代解碼中,確定所述USC計數是否減少到所述設定數量,如果是,則確定所述RA是否小于所述第二閾值。
9.根據權利要求8所述的存儲器控制器,其中所述設定數量為0。
10.根據權利要求7所述的存儲器控制器,其中所述解碼器組件進一步:
在使用所述MS解碼器對所述碼字執行的每一次迭代解碼中,確定所述USC計數是否小于所述第一閾值并且所述RA是否小于所述第三閾值。
11.根據權利要求9所述的存儲器控制器,其中當確定所述USC計數為0時,認為所述碼字被成功解碼。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于愛思開海力士有限公司,未經愛思開海力士有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910202562.7/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:半導體存儲裝置
- 下一篇:一種存儲單元陣列外圍電路及存儲器件





