[發(fā)明專利]一種適用于R46指令的復(fù)雜波形信號的輸出裝置及輸出方法在審
| 申請?zhí)枺?/td> | 201910169121.1 | 申請日: | 2019-03-06 |
| 公開(公告)號: | CN109768805A | 公開(公告)日: | 2019-05-17 |
| 發(fā)明(設(shè)計)人: | 張俊瑋;張秋雁;歐家祥;張博 | 申請(專利權(quán))人: | 貴州電網(wǎng)有限責(zé)任公司 |
| 主分類號: | H04B1/04 | 分類號: | H04B1/04 |
| 代理公司: | 貴陽中新專利商標(biāo)事務(wù)所 52100 | 代理人: | 商小川 |
| 地址: | 550002 貴*** | 國省代碼: | 貴州;52 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 低頻信號 中頻信號輸出 輸出波形 輸出模塊 波形疊加 復(fù)雜波形 模塊連接 輸出裝置 中頻信號 失真 指令 中頻變壓器 硅鋼鐵芯 輸出放大 輸出功率 雙變壓器 系統(tǒng)結(jié)構(gòu) 有效抑制 輸出 受限 變壓器 | ||
1.一種適用于R46指令的復(fù)雜波形信號的輸出裝置,其特征在于:包括FPGA模塊(1)、低頻信號輸出模塊(2)、中頻信號輸出模塊(3)和波形疊加模塊(4),所述的FPGA模塊(1)分別與低頻信號輸出模塊(2)、中頻信號輸出模塊(3)連接,所述的低頻信號輸出模塊(2)、中頻信號輸出模塊(3)均與波形疊加模塊(4)連接。
2.根據(jù)權(quán)利要求1所述的一種適用于R46指令的復(fù)雜波形信號的輸出裝置,其特征在于:所述的低頻信號輸出模塊(2)包括數(shù)模轉(zhuǎn)換器DAC(5)、OSC光模塊(6)、第一功率放大器(7)、硅鋼鐵芯變壓器(8)、反饋取樣模塊(9)、第二功率放大器(10)、模數(shù)轉(zhuǎn)換器ADC(11),所述的數(shù)模轉(zhuǎn)換器DAC(5)的輸出端與OSC光模塊(6)輸入端連接,所述的OSC光模塊(6)輸出端與第一功率放大器(7)輸入端連接,第一功率放大器(7)輸出端、電源端與硅鋼鐵芯變壓器(8)原邊連接,第一功率放大器(7)的電源端與地電位連接,所述的反饋取樣模塊(9)的輸入端與硅鋼鐵芯變壓器(8)原邊連接,所述的反饋取樣模塊(9)的輸出端與第二功率放大器(10)的輸入端連接,第二功率放大器(10)的輸出端分別與OSC光模塊(6)輸入端以及模數(shù)轉(zhuǎn)換器ADC(11)輸入端連接。
3.根據(jù)權(quán)利要求1所述的一種適用于R46指令的復(fù)雜波形信號的輸出裝置,其特征在于:所述的中頻信號輸出模塊(3)也包括數(shù)模轉(zhuǎn)換器DAC(5)、OSC光模塊(6)、第一功率放大器(7)、中頻變壓器(12)、反饋取樣模塊(9)、第二功率放大器(10)、模數(shù)轉(zhuǎn)換器ADC(11),所述的數(shù)模轉(zhuǎn)換器DAC(5)的輸出端與OSC光模塊(6)輸入端連接,所述的OSC光模塊(6)輸出端與第一功率放大器(7)輸入端連接,第一功率放大器(7)輸出端、電源端與中頻變壓器(12)原邊連接,第一功率放大器(7)的電源端與地電位連接,所述的反饋取樣模塊(9)的輸入端與中頻變壓器(12)原邊連接,所述的反饋取樣模塊(9)的輸出端與第二功率放大器(10)的輸入端連接,第二功率放大器(10)的輸出端分別與OSC光模塊(6)輸入端以及模數(shù)轉(zhuǎn)換器ADC(11)輸入端連接。
4.一種適用于R46指令的復(fù)雜波形信號的輸出裝置,其特征在于:所述的輸出方法為:FPGA模塊(1)通過快速傅里葉變換將復(fù)雜波形分解為中頻數(shù)字信號和低頻數(shù)字信號,并分別輸出到低頻信號輸出模塊(2)、中頻信號輸出模塊(3);
低頻數(shù)字信號經(jīng)低頻信號輸出模塊(2)中的數(shù)模轉(zhuǎn)換器DAC(5)轉(zhuǎn)換為低頻模擬信號,低頻模擬信號經(jīng)OSC光模塊(6),而后通過第一功率放大器(7)放大后分別輸入到硅鋼鐵芯變壓器(8)以及反饋取樣模塊(9),硅鋼鐵芯變壓器(8)將低頻模擬信號輸出至波形疊加模塊(4),反饋取樣模塊(9)將低頻模擬信號輸入到第二功率放大器(10),第二功率放大器(10)將低頻模擬信號分別輸入到OSC光模塊(6)以及模數(shù)轉(zhuǎn)換器ADC(11),模數(shù)轉(zhuǎn)換器ADC(11)將低頻模擬信號轉(zhuǎn)換成低頻數(shù)字信號返回到FPGA模塊(1);
中頻數(shù)字信號經(jīng)中頻信號輸出模塊(3)中的數(shù)模轉(zhuǎn)換器DAC(5)轉(zhuǎn)換為中頻模擬信號,中頻模擬信號經(jīng)OSC光模塊(6),而后通過第一功率放大器(7)放大,分別輸入到中頻變壓器(12)以及反饋取樣模塊(9),中頻變壓器(12)將中頻模擬信號輸出至波形疊加模塊(4),反饋取樣模塊(9)將中頻模擬信號輸入到第二功率放大器(10),第二功率放大器(10)將中頻模擬信號分別輸入到OSC光模塊(6)以及模數(shù)轉(zhuǎn)換器ADC(11),模數(shù)轉(zhuǎn)換器ADC(11)將中頻模擬信號轉(zhuǎn)換成中頻數(shù)字信號返回到FPGA模塊;
波形疊加模塊(4)將低頻模擬信號和中頻模擬信號疊加,輸出復(fù)雜波形信號。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于貴州電網(wǎng)有限責(zé)任公司,未經(jīng)貴州電網(wǎng)有限責(zé)任公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910169121.1/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





