[發明專利]一種時序/增益控制設備有效
| 申請號: | 201910122901.0 | 申請日: | 2019-02-18 |
| 公開(公告)號: | CN109828238B | 公開(公告)日: | 2021-03-02 |
| 發明(設計)人: | 曹志遠;朱夢豪;張弛 | 申請(專利權)人: | 航天南湖電子信息技術股份有限公司 |
| 主分類號: | G01S7/02 | 分類號: | G01S7/02 |
| 代理公司: | 荊州市亞德專利事務所(普通合伙) 42216 | 代理人: | 李杰 |
| 地址: | 434000 湖*** | 國省代碼: | 湖北;42 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 時序 增益 控制 設備 | ||
1.一種時序/增益控制設備,它由殼體(1)、時序增益控制板(2)、電源芯片(3)、測試孔連接器(4)、JTAG連接器(5)、TTL接口(6)、RS422接口(7)、PDS210連接器(8)、Flash、RAM構成,殼體(1)內安裝有時序增益控制板(2)、電源芯片(3),殼體(1)外安裝有測試孔連接器(4)、JTAG連接器 (5)、TTL接口(6)、RS422接口(7)、PDS210連接器(8);
其特征在于:時序增益控制板(2)包括FPGA芯片、EPCS64串行芯片、Flash、RAM、JTAG連接器(5)、50M晶振、RS422驅動芯片/TTL驅動芯片、PDS210連接器(8);FPGA芯片配置有NIOSⅡ_PROCESSER軟核處理器,NIOSⅡ_PROCESSER軟核處理器實現讀寫Flash接口和讀寫RAM接口;FPGA芯片通過一塊RS422驅動芯片/TTL驅動芯片與PDS210連接器連接,通過另一塊RS422驅動芯片/TTL驅動芯片分別連接有指撥開關、指示燈、復位按鈕、測試孔連接器(4)、備份通訊接口;FPGA芯片配置有50M晶振,產生穩定的本振信號;FPGA芯片的時鐘接口通過PDS210連接器(8)接入有16M時鐘信號,與FPGA芯片所產生信號同步;PDS210連接器(8)的輸出端與電源芯片(3)的輸入端連接,為電源芯片(3)提供交流電源;一塊RS422驅動芯片/TTL驅動芯片與PDS210連接器(8)的信號出入端連接,通過RS422驅動芯片/TTL驅動芯片產生兩種增益控制信號電平:RS-422或3.3VTTL;FPGA芯片配置有EPCS64串行芯片,EPCS64串行芯片包括系統可編程ISP、flash訪問接口,實現增益控制信號和時序方波信號雙輸出、雙輸入;FPGA芯片通過JTAG連接器(5)與PC機連接,JTAG連接器(5)包括系統可編程ISP,實現在線Flash編程;Flash存儲器:可以永久存儲時序參數和增益曲線數據;RAM存儲器:劃分為兩塊RAM,即時序參數RAM和增益曲線RAM,用于暫存數據,加快產生控制信號模塊讀寫參數的速度;時序增益控制板(2)產生的增益控制信號和時序方波信號的電平形式,根據要求分為3.3VTTL和RS-422兩種;增益控制信號根據增益曲線產生的隨工作區方波時間變化的信號,用于控制接收機增益;時序方波信號根據時序參數和當前的時序碼、參差碼產生時序方波信號,保證各部件同步、正常工作。
2.根據權利要求1所述的一種時序/增益控制設備,其特征在于:所述的RS422驅動芯片/TTL驅動芯片的RS422驅動芯片為RS-422電平形式,其一對輸入通過PDS210連接器(8)接收時序參數和增益曲線數據,一對輸出通過PDS210連接器(8)返回設備狀態。
3.根據權利要求1所述的一種時序/增益控制設備,其特征在于:所述的RS422驅動芯片/TTL驅動芯片的TTL驅動芯片有五位3.3VTTL電平輸入接收時序碼,三位3.3VTTL電平輸入接收參差碼;并根據時序碼進行時序間的切換,根據參差碼控制周期的參差。
4.根據權利要求1所述的一種時序/增益控制設備,其特征在于:所述的電源芯片(3)包括兩種型號,型號為PTH05020WAH的電源芯片(3)提供0.9V和1.1V工作電壓,型號為LT1764EQ-1.5的電源芯片(3)提供1.5V、2.5V和3.3V的工作電壓。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于航天南湖電子信息技術股份有限公司,未經航天南湖電子信息技術股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910122901.0/1.html,轉載請聲明來源鉆瓜專利網。





