[發明專利]一種同時傳輸多路模擬音頻的裝置在審
| 申請號: | 201910089857.8 | 申請日: | 2019-01-30 |
| 公開(公告)號: | CN109660933A | 公開(公告)日: | 2019-04-19 |
| 發明(設計)人: | 方斌 | 申請(專利權)人: | 北京視通科技有限公司 |
| 主分類號: | H04S1/00 | 分類號: | H04S1/00;G10L19/008 |
| 代理公司: | 北京三友知識產權代理有限公司 11127 | 代理人: | 楊冬英;王濤 |
| 地址: | 102206 北京市昌平區*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 音頻接口 雙聲道 解串 多路模擬 模擬音頻 數字音頻 處理器 倍頻 輸出 模擬音頻數據 數字音頻數據 采樣頻率 獨立音頻 聲道數字 傳輸 多路 級聯 兩路 合成 轉換 | ||
1.一種同時傳輸多路模擬音頻的裝置,其特征在于,所述裝置包括:多個雙聲道模擬音頻ADC處理器、多個數字I2S音頻接口串化單元及高速I2S音頻解串單元;
每個雙聲道模擬音頻ADC處理器分別連接一個數字I2S音頻接口串化單元,用于將兩路模擬音頻數據轉換成雙聲道數字音頻I2S接口,并輸出給與當前雙聲道模擬音頻ADC處理器連接的數字I2S音頻接口串化單元;
多個所述數字I2S音頻接口串化單元級聯,各數字I2S音頻接口串化單元分別將本級輸入的雙聲道數字音頻I2S接口倍頻到目標采樣頻率,并將倍頻后的數字音頻I2S接口與所接收到的與之級聯的數字I2S音頻接口串化單元輸出進行合成再輸出到下一級;
所述高速I2S音頻解串單元,用于接收級聯在一起的數字I2S音頻接口串化單元中最末一級數字I2S音頻接口串化單元發來的數字音頻數據并解串出多路獨立音頻數據。
2.根據權利要求1所述的同時傳輸多路模擬音頻的裝置,其特征在于,所述高速I2S音頻解串單元工作于主模式,所述數字I2S音頻接口串化單元工作于從模式,由所述高速I2S音頻解串單元提供目標采樣頻率給所述數字I2S音頻接口串化單元。
3.根據權利要求1或2所述的同時傳輸多路模擬音頻的裝置,其特征在于,所述目標采樣頻率由所述高速I2S音頻解串單元根據數字I2S音頻接口串化單元的數量及采樣頻率進行設置,以供各級聯的數字I2S音頻接口串化單元同步輸出;其中,目標采樣頻率等于數字I2S音頻接口串化單元的采樣頻率和數量的乘積。
4.根據權利要求1所述的同時傳輸多路模擬音頻的裝置,其特征在于,所述雙聲道數字音頻I2S接口包括位時鐘、左右聲道時鐘及數字音頻信號。
5.根據權利要求1所述的同時傳輸多路模擬音頻的裝置,其特征在于,所述高速I2S音頻解串單元包括多個數據緩存模塊,用于存儲解串得到的多路獨立音頻數據。
6.根據權利要求1所述的同時傳輸多路模擬音頻的裝置,其特征在于,所述雙聲道模擬音頻ADC處理器采用TLV320AIC3101芯片。
7.根據權利要求1所述的同時傳輸多路模擬音頻的裝置,其特征在于,所述數字I2S音頻接口串化單元采用CS8421芯片。
8.根據權利要求1所述的同時傳輸多路模擬音頻的裝置,其特征在于,所述高速I2S音頻解串單元采用HI3531芯片。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于北京視通科技有限公司,未經北京視通科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910089857.8/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:鼓紙自動化生產系統
- 下一篇:服務器裝置、路徑信息的屏蔽處理方法及記錄介質





