[發明專利]計算設備中的功率節省技術有效
| 申請號: | 201910034516.0 | 申請日: | 2014-12-15 |
| 公開(公告)號: | CN109753135B | 公開(公告)日: | 2022-03-29 |
| 發明(設計)人: | V·H·考什克;U·S·芭芭拉;A·達耐拉;N·克拉卡;M·C·克里希納莫澤瑞;A·C·克里希納穆澤瑞;V·庫馬;V·A·庫馬;S·馬赫施瓦瑞;A·米特拉;R·派爾斯;H·蘇庫馬 | 申請(專利權)人: | 高通股份有限公司 |
| 主分類號: | G06F1/3234 | 分類號: | G06F1/3234 |
| 代理公司: | 上海專利商標事務所有限公司 31100 | 代理人: | 李小芳 |
| 地址: | 美國加利*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 計算 設備 中的 功率 節省 技術 | ||
1.一種移動終端,包括:
調制解調器定時器;
調制解調器處理器,所述調制解調器處理器被配置成保持調制解調器處理器至應用處理器數據直至所述調制解調器定時器期滿;
應用處理器;
互連通性總線,其將所述應用處理器通信地耦合至所述調制解調器處理器;并且
所述應用處理器被配置成保持應用處理器至調制解調器處理器數據直至被通過所述互連通性總線接收到來自所述調制解調器處理器的所述調制解調器處理器至應用處理器數據觸發,此后響應于通過所述互連通性總線接收到來自所述調制解調器處理器的所述調制解調器處理器至應用處理器數據,所述應用處理器至調制解調器處理器數據通過所述互連通性總線被發送給所述調制解調器處理器。
2.如權利要求1所述的移動終端,其特征在于,所述互連通性總線包括外圍組件互連(PCI)兼容總線。
3.如權利要求2所述的移動終端,其特征在于,所述PCI兼容總線包括快速PCI(PCIe)總線。
4.如權利要求1所述的移動終端,其特征在于,所述應用處理器包括上行鏈路定時器,并且所述上行鏈路定時器具有比所述調制解調器定時器的周期更長的周期。
5.如權利要求1所述的移動終端,其特征在于,所述調制解調器定時器是在軟件中實現的。
6.如權利要求1所述的移動終端,其特征在于,所述調制解調器定時器具有二(2)到六(6)毫秒的周期。
7.如權利要求4所述的移動終端,其特征在于,所述應用處理器被配置成保持所述應用處理器至調制解調器處理器數據直至接收到來自所述調制解調器處理器的所述調制解調器處理器至應用處理器數據、或具有比所述調制解調器定時器的周期更長的周期的所述上行鏈路定時器期滿,以先發生的為準。
8.如權利要求1所述的移動終端,其特征在于,所述調制解調器處理器包括所述調制解調器定時器。
9.如權利要求1所述的移動終端,其特征在于,所述應用處理器包括所述調制解調器定時器。
10.如權利要求1所述的移動終端,其特征在于,進一步包括應用定時器,并且其中所述調制解調器處理器被配置成指令所述應用處理器在所述應用定時器的一個時隙內未接收到數據的情況下發送中斷。
11.如權利要求1所述的移動終端,其特征在于,進一步包括與所述調制解調器處理器相關聯的字節累積限制計數器,所述調制解調器處理器被配置成在超過與所述字節累積限制計數器相關聯的閾值的情況下向所述應用處理器發送數據。
12.如權利要求1所述的移動終端,其特征在于,進一步包括與所述調制解調器處理器相關聯的分組數目限制計數器,所述調制解調器處理器被配置成在超過與所述分組數目限制計數器相關聯的閾值的情況下向所述應用處理器發送數據。
13.如權利要求1所述的移動終端,其特征在于,所述調制解調器處理器被配置成確定所保持的數據是否包括控制分組并在所述調制解調器定時器期滿之前發送此種控制分組。
14.如權利要求3所述的移動終端,其特征在于,所述調制解調器處理器進一步包括應用定時器,并且所述調制解調器處理器被配置成在接收到所述調制解調器處理器至應用處理器數據或所述應用定時器期滿時從所述應用處理器拉取數據。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于高通股份有限公司,未經高通股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910034516.0/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種基于全局解耦的GPU內部能耗控制系統及方法
- 下一篇:數據通信裝置





