[發(fā)明專利]一種基于相變存儲器實現(xiàn)二進(jìn)制并行加法的方法及系統(tǒng)在審
| 申請?zhí)枺?/td> | 201910016687.0 | 申請日: | 2019-01-08 |
| 公開(公告)號: | CN109841242A | 公開(公告)日: | 2019-06-04 |
| 發(fā)明(設(shè)計)人: | 李震;張浩;胡陽;繆向水 | 申請(專利權(quán))人: | 華中科技大學(xué) |
| 主分類號: | G11C11/4091 | 分類號: | G11C11/4091;G11C11/56 |
| 代理公司: | 華中科技大學(xué)專利中心 42201 | 代理人: | 曹葆青;李智 |
| 地址: | 430074 湖北*** | 國省代碼: | 湖北;42 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 二進(jìn)制 相變存儲器 脈沖信號 二進(jìn)制數(shù)據(jù) 并行加法 讀取 電壓值轉(zhuǎn)換 放大電路 轉(zhuǎn)換電路 放大 相變存儲單元 后續(xù)電路 加法運算 譯碼電路 第二模 第一模 脈沖 轉(zhuǎn)化 施加 輸出 | ||
1.一種基于相變存儲器實現(xiàn)二進(jìn)制并行加法的方法,其特征在于,包括如下步驟:
接收第一脈沖信號,并將第一脈沖信號轉(zhuǎn)化為對應(yīng)的第一阻值;
讀取所述第一阻值,并放大得到對應(yīng)的第一電壓值;
將所述第一電壓值轉(zhuǎn)換為第一個二位二進(jìn)制數(shù)據(jù);
接收第二脈沖信號,并將第二脈沖信號轉(zhuǎn)化為對應(yīng)的第二阻值;
讀取所述第二阻值,并放大得到對應(yīng)的第二電壓值;
將所述第二電壓值轉(zhuǎn)換為第二個二位二進(jìn)制數(shù)據(jù);
將所述第一個二位二進(jìn)制和第二個二位二進(jìn)制進(jìn)行加法運算,得到一個三位二進(jìn)制數(shù)據(jù)并輸出,所述三位二進(jìn)制數(shù)據(jù)包括一位進(jìn)位信息和二位二進(jìn)制加法結(jié)果。
2.根據(jù)權(quán)利要求1所述的基于相變存儲器實現(xiàn)二進(jìn)制并行加法的方法,其特征在于,通過兩個相變存儲器分別將所述第一脈沖信號和第二脈沖信號轉(zhuǎn)化為對應(yīng)的第一阻值和第二阻值。
3.根據(jù)權(quán)利要求1所述的基于相變存儲器實現(xiàn)二進(jìn)制并行加法的方法,其特征在于,所述第一相變存儲器和第二相變存儲器包含三種阻值狀態(tài),分別為10MΩ,5MΩ和2.5MΩ。
4.根據(jù)權(quán)利要求3所述的基于相變存儲器實現(xiàn)二進(jìn)制并行加法的方法,其特征在于,當(dāng)所述第一相變存儲器和第二相變存儲器分別處于三種阻值狀態(tài)10MΩ,5MΩ和2.5MΩ時,所述第一個二位二進(jìn)制數(shù)據(jù)或第二個二位二進(jìn)制數(shù)據(jù)分別為高位在前的二位二進(jìn)制數(shù)00、01和10。
5.一種基于相變存儲器實現(xiàn)二進(jìn)制并行加法的系統(tǒng),其特征在于,包括:第一相變存儲器、第二相變存儲器、第一放大電路、第二放大電路、第一模數(shù)轉(zhuǎn)換電路、第二模數(shù)轉(zhuǎn)換電路以及譯碼電路;
所述第一相變存儲器接收第一脈沖信號,并將第一脈沖信號轉(zhuǎn)化為對應(yīng)的第一阻值;
所述第一放大電路讀取所述第一阻值,并放大得到對應(yīng)的第一電壓值;
所述第一模數(shù)轉(zhuǎn)換電路將所述第一電壓值轉(zhuǎn)換為第一個二位二進(jìn)制數(shù)據(jù);
所述第二相變存儲器接收第二脈沖信號,并將第二脈沖信號轉(zhuǎn)化為對應(yīng)的第二阻值;
所述第二放大電路讀取所述第二阻值,并放大得到對應(yīng)的第二電壓值;
所述第二模數(shù)轉(zhuǎn)換電路將所述第二電壓值轉(zhuǎn)換為第二個二位二進(jìn)制數(shù)據(jù);
所述譯碼電路將所述第一個二位二進(jìn)制和第二個二位二進(jìn)制進(jìn)行加法運算,得到一個三位二進(jìn)制數(shù)據(jù)并輸出,所述三位二進(jìn)制數(shù)據(jù)包括一位進(jìn)位信息和二位二進(jìn)制加法結(jié)果。
6.根據(jù)權(quán)利要求5所述的基于相變存儲器實現(xiàn)二進(jìn)制并行加法的系統(tǒng),其特征在于,還包括:第一控制電路和第二控制電路;
所述第一控制電路用于為第一相變存儲器提供所述第一脈沖信號;
所述第二控制電路用于為第一相變存儲器提供所述第二脈沖信號。
7.根據(jù)權(quán)利要求5所述的基于相變存儲器實現(xiàn)二進(jìn)制并行加法的系統(tǒng),其特征在于,所述第一相變存儲器和第二相變存儲器包含三種阻值狀態(tài),分別為10MΩ,5MΩ和2.5MΩ。
8.根據(jù)權(quán)利要求7所述的基于相變存儲器實現(xiàn)二進(jìn)制并行加法的系統(tǒng),其特征在于,所述第一相變存儲器和第二相變存儲器分別處于三種阻值狀態(tài)10MΩ,5MΩ和2.5MΩ時,所述第一模數(shù)轉(zhuǎn)換電路和第二模數(shù)轉(zhuǎn)換電路分別輸出為高位在前的二位二進(jìn)制數(shù)00、01和10。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于華中科技大學(xué),未經(jīng)華中科技大學(xué)許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910016687.0/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





