[發(fā)明專利]多處理器系統(tǒng)中的中繼一致存儲器管理在審
| 申請?zhí)枺?/td> | 201880038296.2 | 申請日: | 2018-04-10 |
| 公開(公告)號: | CN110741356A | 公開(公告)日: | 2020-01-31 |
| 發(fā)明(設計)人: | W·諾雷丁;J-M·弗雷郎;P·辛德胡;B·塞萊特 | 申請(專利權(quán))人: | 芬基波爾有限責任公司 |
| 主分類號: | G06F12/0815 | 分類號: | G06F12/0815;G06F12/0804;G06F9/52 |
| 代理公司: | 11256 北京市金杜律師事務所 | 代理人: | 辛鳴 |
| 地址: | 美國加利*** | 國省代碼: | 美國;US |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 工作單元 第二處理器 存儲器系統(tǒng) 第一處理器 處理器 訪問存儲器系統(tǒng) 存儲器操作 存儲器管理 方法和裝置 中繼 排序 更新 訪問 | ||
1.一種中繼一致存儲器管理方法,包括:
接收第一工作單元以用于由多處理器系統(tǒng)的第一處理器執(zhí)行,所述多處理器系統(tǒng)具有被耦合到存儲器系統(tǒng)的所述第一處理器和第二處理器;
執(zhí)行所述第一工作單元,其中所述存儲器系統(tǒng)被訪問;
在所述第一工作單元的執(zhí)行時,生成第二工作單元以用于由所述第二處理器執(zhí)行;
更新所述存儲器系統(tǒng);以及
通過延遲由所述第二處理器對所述第二工作單元的處理直到所述存儲器系統(tǒng)被更新來提供中繼一致性。
2.根據(jù)權(quán)利要求1所述的方法,還包括:
接收新工作單元以用于由所述第一處理器執(zhí)行。
3.根據(jù)權(quán)利要求1所述的方法,其中所述存儲器系統(tǒng)還包括相干存儲器和非相干存儲器二者,并且其中執(zhí)行所述第一工作單元包括:
訪問所述非相干存儲器。
4.根據(jù)權(quán)利要求3所述的方法,其中所述相干存儲器和所述非相干存儲器具有不重疊的存儲器地址范圍。
5.根據(jù)權(quán)利要求1所述的方法,其中所述存儲器系統(tǒng)還包括主存儲器和高速緩沖存儲器。
6.根據(jù)權(quán)利要求5所述的方法,其中所述主存儲器中的非相干存儲器關于所述第一處理器和所述第二處理器是中繼一致的。
7.根據(jù)權(quán)利要求5所述的方法,其中更新所述存儲器系統(tǒng)還包括高速緩存刷新。
8.根據(jù)權(quán)利要求5所述的方法,其中更新所述存儲器系統(tǒng)還包括高速緩存刷新互鎖系統(tǒng)的使用。
9.根據(jù)權(quán)利要求1所述的方法,其中在所述第一工作單元的執(zhí)行期間,所述第一處理器擁有所述存儲器系統(tǒng)的一部分,其中提供中繼一致性包括向所述第二處理器傳遞消息,并且其中所述消息從所述第一處理器向所述第二處理器轉(zhuǎn)移所述存儲器系統(tǒng)的所述一部分的所有權(quán)。
10.根據(jù)權(quán)利要求9所述的方法,其中傳遞所述消息通過高速緩存刷新而被門控。
11.根據(jù)權(quán)利要求1所述的方法,其中所述第一處理器和所述第二處理器中的至少一個處理器將工作單元引導到多個處理器。
12.根據(jù)權(quán)利要求1所述的方法,其中所述第一處理器和所述第二處理器中的至少一個處理器從多個處理器接收工作單元。
13.根據(jù)權(quán)利要求1所述的方法,其中所述第一工作單元包括已處理I/O分組數(shù)據(jù)。
14.一種數(shù)據(jù)處理系統(tǒng),包括:
存儲器系統(tǒng);
第一處理器,能夠訪問存儲器系統(tǒng),接收第一工作單元以用于執(zhí)行,以及在所述第一工作單元的執(zhí)行時生成第二工作單元以用于由第二處理器執(zhí)行;
存儲器管理系統(tǒng),被連接到所述第一處理器并且能夠更新所述存儲器系統(tǒng),
其中由所述第二處理器對所述第二工作單元的執(zhí)行在存儲器系統(tǒng)更新之后發(fā)生以提供中繼一致性。
15.根據(jù)權(quán)利要求14所述的數(shù)據(jù)處理系統(tǒng),其中所述存儲器系統(tǒng)還包括相干存儲器和非相干存儲器二者。
16.根據(jù)權(quán)利要求15所述的方法,其中所述相干存儲器和所述非相干存儲器具有不重疊的存儲器地址范圍。
17.根據(jù)權(quán)利要求15所述的數(shù)據(jù)處理系統(tǒng),其中非相干存儲器關于所述第一處理器和所述第二處理器是中繼一致的。
18.根據(jù)權(quán)利要求15所述的數(shù)據(jù)處理系統(tǒng),其中更新所述存儲器系統(tǒng)還包括高速緩存刷新。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于芬基波爾有限責任公司,未經(jīng)芬基波爾有限責任公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201880038296.2/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:低功率多核相干性
- 下一篇:內(nèi)容視聽方法及其使用的便攜式信息終端





