[發明專利]噪聲消除電路以及數據傳輸電路有效
| 申請號: | 201880036737.5 | 申請日: | 2018-04-17 |
| 公開(公告)號: | CN110710109B | 公開(公告)日: | 2023-01-31 |
| 發明(設計)人: | 船橋正美;加藤秀司;新名亮規 | 申請(專利權)人: | 新唐科技日本株式會社 |
| 主分類號: | H03K17/16 | 分類號: | H03K17/16;H03M9/00 |
| 代理公司: | 永新專利商標代理有限公司 72002 | 代理人: | 高迪 |
| 地址: | 日本*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 噪聲 消除 電路 以及 數據傳輸 | ||
1.一種噪聲消除電路,具備:
第1并行串行變換電路,將2N位并行數據同步于時鐘信號地變換為串行數據,上述N為1以上的自然數;
反轉電路,使上述2N位并行數據的奇數位以及偶數位中的某一方反轉;
第2并行串行變換電路,將上述反轉電路輸出的并行數據、和上述2N位并行數據的奇數位以及偶數位中的某另一方的沒有反轉的并行數據同步于時鐘信號地變換為串行數據;
第1緩沖器,被輸入上述第1并行串行變換電路的輸出數據;以及
第2緩沖器,被輸入上述第2并行串行變換電路的輸出數據;
上述第1并行串行變換電路和上述第2并行串行變換電路實質上由相同電路構成,
上述第1緩沖器和上述第2緩沖器實質上由相同電路構成,
上述第1緩沖器以及上述第2緩沖器連接于共通的電源,并且連接于共通的地線。
2.一種噪聲消除電路,具備:
第1并行串行變換電路,將N位并行數據同步于時鐘信號地變換為串行數據,上述N為1以上的奇數;
選擇器部,被輸入上述N位并行數據,以N位并行數據的更新周期交替地切換相對于所輸入的上述N位并行數據輸出反轉后的奇數位和沒有反轉的偶數位的模式、以及相對于所輸入的上述N位并行數據輸出沒有反轉的奇數位和反轉后的偶數位的模式,從而輸出并行數據;
第2并行串行變換電路,將上述選擇器部輸出的并行數據同步于時鐘信號地變換為串行數據;
第1緩沖器,被輸入上述第1并行串行變換電路的輸出數據;以及
第2緩沖器,被輸入上述第2并行串行變換電路的輸出數據;
上述第1并行串行變換電路和上述第2并行串行變換電路實質上由相同的電路構成,
上述第1緩沖器和上述第2緩沖器實質上由相同電路構成,
上述第1緩沖器以及上述第2緩沖器連接于共通的電源,并且連接于共通的地線。
3.如權利要求1或2所述的噪聲消除電路,
在上述第2緩沖器的輸出端子上,連接與上述第1緩沖器的輸出端子相同的負載。
4.如權利要求1或2所述的噪聲消除電路,
還具備用于電源噪聲平滑化的電容器,該電容器連接在與上述第1緩沖器及上述第2緩沖器連接的電源以及地線間。
5.一種數據傳輸電路,具備:
權利要求1~4中任一項所述的噪聲消除電路;
第3緩沖器,連接于上述噪聲消除電路所具備的上述第1緩沖器的輸出端子,輸出差動信號;以及
第4緩沖器,連接于上述噪聲消除電路所具備的上述第2緩沖器的輸出端子,由實質上與上述第3緩沖器相同的電路構成。
6.如權利要求5所述的數據傳輸電路,
上述第3緩沖器以及上述第4緩沖器連接于共通的電源,并且連接于共通的地線。
7.一種數據傳輸電路,具備:
多個權利要求1~4中任一項所述的噪聲消除電路;
第5緩沖器,被輸入從上述多個噪聲消除電路分別具備的上述第1并行串行變換電路輸出的多個串行數據,輸出多值信號;以及
第6緩沖器,被輸入從上述多個噪聲消除電路分別具備的上述第2并行串行變換電路輸出的多個串行數據,輸出多值信號;
在上述第6緩沖器的輸出端子上,連接與上述第5緩沖器的輸出端子相同的負載。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于新唐科技日本株式會社,未經新唐科技日本株式會社許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201880036737.5/1.html,轉載請聲明來源鉆瓜專利網。





