[發明專利]用于提供冗余錯誤校正的存儲器中的錯誤校正碼(ECC)操作在審
| 申請號: | 201880018662.8 | 申請日: | 2018-03-12 |
| 公開(公告)號: | CN110462593A | 公開(公告)日: | 2019-11-15 |
| 發明(設計)人: | 帕特里克·R·哈亞特;S·帕塔薩拉蒂;穆斯塔法·N·凱納克 | 申請(專利權)人: | 美光科技公司 |
| 主分類號: | G06F11/10 | 分類號: | G06F11/10 |
| 代理公司: | 11287 北京律盟知識產權代理有限責任公司 | 代理人: | 王龍<國際申請>=PCT/US2018/ |
| 地址: | 美國愛*** | 國省代碼: | 美國;US |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 奇偶校驗數據 錯誤校正碼 編碼數據 相交點 碼字 行碼 | ||
本發明提供用于執行錯誤校正碼ECC操作的設備及方法。一種實例方法可包含:通過包含用于若干交叉位的奇偶校驗數據來編碼數據,其中所述若干交叉位是定位于列碼字及行碼字的相交點處的位。
技術領域
本發明大體上涉及存儲器裝置,且更特定來說,本發明涉及用于提供冗余錯誤校正的錯誤校正操作的設備及方法。
背景技術
通常將存儲器裝置提供為計算機或其它電子裝置中的內部半導體集成電路。存在包含易失性存儲器及非易失性存儲器的許多不同類型的存儲器。易失性存儲器需要電力來維持其數據且包含隨機存取存儲器(RAM)、動態隨機存取存儲器(DRAM)及同步動態隨機存取存儲器(SDRAM)等等。非易失性存儲器可通過在不被供電時留存存儲數據來提供持久性數據且可包含NAND快閃存儲器、NOR快閃存儲器、只讀存儲器(ROM)、電可擦除可編程ROM(EEPROM)、可擦除可編程ROM(EPROM)及電阻可變存儲器(例如相變隨機存取存儲器(PCRAM)、電阻式隨機存取存儲器(RRAM)及磁阻式隨機存取存儲器(MRAM))等等。
可將存儲器裝置組合在一起以形成例如固態驅動器(SSD)的存儲器系統的存儲容量。固態驅動器可包含非易失性存儲器(例如NAND快閃存儲器及NOR快閃存儲器)及/或可包含易失性存儲器(例如DRAM及SRAM)以及各種其它類型的非易失性及易失性存儲器。
可使用SSD來替換硬盤驅動器作為計算機的主存儲容量,這是因為固態驅動器可在性能、大小、重量、耐用性、操作溫度范圍及電力消耗方面優于硬盤驅動器。例如,SSD可歸因于其缺乏移動部件而具有比磁盤驅動器優異的性能,其可避免與磁盤驅動器相關聯的搜索時間、延時及其它機電延遲。
存儲器還用作各種電子應用的易失性及非易失性數據存儲裝置。非易失性存儲器可用于(例如)個人計算機、便攜式記憶棒、數碼相機、蜂窩電話、便攜式音樂播放器(例如MP3播放器)、電影播放器及其它電子裝置。存儲器單元可布置成陣列,其中陣列用于存儲器裝置中。
附圖說明
圖1是根據本發明的若干實施例的呈包含存儲器系統的計算系統的形式的設備的框圖。
圖2是包括可根據本發明的若干實施例操作的存儲器單元陣列的存儲器的一部分的示意圖。
圖3是根據本發明的若干實施例的存儲器中的編碼數據的框圖。
圖4是根據本發明的若干實施例的寫入路徑的框圖。
圖5是根據本發明的若干實施例的寫入到存儲器的編碼數據的框圖。
圖6說明根據本發明的若干實施例的用于錯誤校正碼(ECC)操作的流程圖。
具體實施方式
提供用于執行錯誤校正碼(ECC)操作的設備及方法。一種實例方法可包含:通過包含用于若干交叉位的奇偶校驗數據來編碼數據,其中所述若干交叉位是定位于列碼字及行碼字的相交點處的位。
可使用第一碼(例如外碼)及第二碼(例如內碼)來編碼數據。第一碼可為BCH碼,且第二碼可為按塊串接積碼。此外,可在編碼數據時包含用于定位于列碼字及行碼字的相交點處的交叉位的奇偶校驗數據。按塊串接積碼可包含定位于列碼字及行碼的相交點處的多個位,其由所述列碼字及所述行碼字保護。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于美光科技公司,未經美光科技公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201880018662.8/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:用于多維存儲器的選擇性錯誤率信息
- 下一篇:監測多個系統指標





