[發明專利]用于確定輸入時鐘信號與多相時鐘信號之間的相位關系的設備及方法有效
| 申請號: | 201880014357.1 | 申請日: | 2018-02-27 |
| 公開(公告)號: | CN110366754B | 公開(公告)日: | 2023-06-02 |
| 發明(設計)人: | 李炫柳;金康永 | 申請(專利權)人: | 美光科技公司 |
| 主分類號: | G11C7/22 | 分類號: | G11C7/22;G11C7/10 |
| 代理公司: | 北京律盟知識產權代理有限責任公司 11287 | 代理人: | 王龍 |
| 地址: | 美國愛*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 確定 輸入 時鐘 信號 多相 之間 相位 關系 設備 方法 | ||
1.一種用于確定輸入時鐘信號與多相時鐘信號之間的相位關系的設備,其包括:
時鐘路徑,其經配置以接收時鐘信號并提供內部時鐘信號;
命令路徑,其經配置以接收命令并響應于所述內部時鐘信號而將所述命令傳播穿過所述命令路徑且提供具有反映所述時鐘信號的時序的時序的內部命令;
數據時鐘路徑,其經配置以接收數據時鐘信號并基于所述數據時鐘信號提供多相時鐘信號,所述數據時鐘路徑經進一步配置以提供經延遲多相時鐘信號;及
時鐘同步電路,其經配置以接收所述經延遲多相時鐘信號并響應于所述內部命令而鎖存所述經延遲多相時鐘信號的邏輯電平。
2.根據權利要求1所述的設備,其中所述數據時鐘路徑包含時鐘分頻器電路,所述時鐘分頻器電路經配置以接收所述數據時鐘信號并提供多相時鐘信號,其中所述多相時鐘信號具有相對于彼此的相位。
3.根據權利要求2所述的設備,其中具有相對于彼此的相位的所述多相時鐘信號包括正交相位時鐘信號。
4.根據權利要求2所述的設備,其中所述時鐘分頻器電路經配置以提供與所述數據時鐘信號具有第一相位關系或與所述數據時鐘信號具有第二相位關系的所述多相時鐘信號。
5.根據權利要求4所述的設備,其中所述經延遲多相時鐘信號的所述邏輯電平為用于所述第一相位關系的第一邏輯電平且所述經延遲多相時鐘信號的所述邏輯電平為用于所述第二相位關系的第二邏輯電平。
6.根據權利要求2所述的設備,其中所述數據時鐘路徑進一步包含延遲電路,所述延遲電路經配置以接收所述多相時鐘信號中的一者且延遲所述一個多相時鐘信號以提供所述經延遲多相時鐘信號。
7.根據權利要求1所述的設備,其中所述時鐘同步電路包括觸發器電路,所述觸發器電路經配置以由所述內部命令進行定時以鎖存所述經延遲多相時鐘信號的所述邏輯電平。
8.根據權利要求1所述的設備,其中所述命令路徑包括:
觸發器電路,其經配置以響應于所述內部時鐘信號而鎖存命令信號并提供所述命令信號;及
命令解碼器,其耦合到所述觸發器電路且經配置以對所述經鎖存命令信號進行解碼且提供經解碼命令信號,其中所述內部命令基于所述經解碼命令信號。
9.根據權利要求8所述的設備,其中所述命令路徑進一步包括命令等待時間電路,所述命令等待時間電路耦合到所述命令解碼器且經配置以將延遲添加到所述經解碼命令信號,其中所述延遲由等待時間信息定義,且響應于由所述時鐘路徑提供的經延遲內部時鐘信號而使所述經解碼命令信號移位穿過所述命令等待時間電路。
10.一種用于確定輸入時鐘信號與多相時鐘信號之間的相位關系的設備,其包括:
時鐘路徑,其經配置以接收時鐘信號并提供內部時鐘信號;
數據時鐘路徑,其經配置以接收數據時鐘信號并提供具有相對于彼此的相位的多相時鐘信號且進一步提供經延遲數據時鐘信號,其中所述數據時鐘信號在激活所述數據時鐘信號之前具有靜態周期且所述經延遲數據時鐘信號具有相同靜態周期;
命令路徑,其經配置以接收命令及所述內部時鐘信號且經進一步配置以提供具有所述時鐘信號的時鐘域中的時序的內部命令;及
時鐘同步電路,其經配置以接收所述經延遲數據時鐘信號且由來自所述命令路徑的有效內部命令進行定時以鎖存所述經延遲數據時鐘信號,
其中所述數據時鐘路徑的路徑延遲及所述命令路徑的路徑延遲在所述經延遲時鐘信號的所述靜態周期期間將所述有效內部命令提供到FF電路。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于美光科技公司,未經美光科技公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201880014357.1/1.html,轉載請聲明來源鉆瓜專利網。





