[實(shí)用新型]一種基于FPGA的1553B處理系統(tǒng)有效
| 申請(qǐng)?zhí)枺?/td> | 201822157679.1 | 申請(qǐng)日: | 2018-12-21 |
| 公開(公告)號(hào): | CN209015256U | 公開(公告)日: | 2019-06-21 |
| 發(fā)明(設(shè)計(jì))人: | 曹莉東;鄧小松;李洪貴 | 申請(qǐng)(專利權(quán))人: | 成都能通科技有限公司 |
| 主分類號(hào): | G07D1/02 | 分類號(hào): | G07D1/02 |
| 代理公司: | 成都君合集專利代理事務(wù)所(普通合伙) 51228 | 代理人: | 張鳴潔 |
| 地址: | 610000 四川省成*** | 國(guó)省代碼: | 四川;51 |
| 權(quán)利要求書: | 查看更多 | 說(shuō)明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 本實(shí)用新型 處理系統(tǒng) 復(fù)位芯片 加載程序 控制能力 邏輯資源 全局時(shí)鐘 上電復(fù)位 總線技術(shù) 總線通信 總線系統(tǒng) 掛載 晶振 運(yùn)算 配制 存儲(chǔ) 芯片 訪問(wèn) | ||
1.一種基于FPGA的1553B處理系統(tǒng),其特征在于,包括FPGA,所述FPGA的配制芯片為64M字節(jié)的NOR FLASH,用于存儲(chǔ)FPGA加載程序;還包括掛載到FPGA的全局時(shí)鐘下的20MHz晶振;還包括CAT811復(fù)位芯片,為FPGA產(chǎn)生上電復(fù)位。
2.根據(jù)權(quán)利要求1所述的一種基于FPGA的1553B處理系統(tǒng),其特征在于,基于Xilinx的Sparten3系列FPGA芯片提供1553B總線協(xié)議的處理和數(shù)據(jù)的存儲(chǔ);且基于1553B交換技術(shù)的HI-1567芯片提供1553B電平和TTL電平的交換通道。
3.根據(jù)權(quán)利要求1所述的一種基于FPGA的1553B處理系統(tǒng),其特征在于,所述FPGA還包括FIFO接口,用于與外部的數(shù)據(jù)交換通道;所述處理系統(tǒng)通過(guò)FIFO接口與1553B總線數(shù)據(jù)交換。
4.根據(jù)權(quán)利要求3所述的一種基于FPGA的1553B處理系統(tǒng),其特征在于,所述FPGA還包括BRAM,以存儲(chǔ)1553B總線數(shù)據(jù)。
5.根據(jù)權(quán)利要求4所述的一種基于FPGA的1553B處理系統(tǒng),其特征在于,所述FIFO接口工作速率為320Mbps。
6.根據(jù)權(quán)利要求1-5任一項(xiàng)所述的一種基于FPGA的1553B處理系統(tǒng),其特征在于,所述FPGA包括2bit模式控制端口,用于控制1553B總線系統(tǒng)切換BC、RT、BM模式;還包括2個(gè)5bit遠(yuǎn)程終端地址控制端口。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于成都能通科技有限公司,未經(jīng)成都能通科技有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201822157679.1/1.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。





