[實用新型]一種射頻輸入端口保護電路有效
| 申請?zhí)枺?/td> | 201822138784.0 | 申請日: | 2018-12-18 |
| 公開(公告)號: | CN209105146U | 公開(公告)日: | 2019-07-12 |
| 發(fā)明(設計)人: | 熊正東 | 申請(專利權)人: | 珠海泰芯半導體有限公司 |
| 主分類號: | H03K19/003 | 分類號: | H03K19/003;H03K19/0175;H03K19/0185 |
| 代理公司: | 廣東朗乾律師事務所 44291 | 代理人: | 閆有幸 |
| 地址: | 519000 廣東省珠海市香洲區(qū)高*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 二極管 靜電防護電路 射頻輸入端口 低壓差線性穩(wěn)壓器 本實用新型 負極連接 濾波電路 射頻接收電路 輸入端 電路 正極 電源抑制比 輸出端接地 輸出端連接 電源干擾 靜電防護 輸出電壓 輸入端口 輸入射頻 正極接地 直流偏置 靜電 輸出端 偏置 噪聲 釋放 | ||
本實用新型公開了一種射頻輸入端口保護電路,包括低壓差線性穩(wěn)壓器、第一二極管以及第二二極管,第一二極管的正極與射頻輸入端口以及第二二極管的負極連接,第二二極管的正極接地,還包括濾波電路與靜電防護電路;所述濾波電路的輸入端與低壓差線性穩(wěn)壓器的輸出端連接,輸出端與第一二極管的負極連接;所述靜電防護電路的輸入端與第一二極管的負極連接,輸出端接地;本實用新型通過濾波電路抑制低壓差線性穩(wěn)壓器輸出電壓中的電源干擾和噪聲的電壓來提供射頻輸入端口的靜電防護電路偏置和直流偏置,提高射頻接收電路的電源抑制比;與此同時,本實用新型通過靜電防護電路釋放輸入射頻輸入端口的靜電,實現(xiàn)射頻接收電路的高靜電防護。
技術領域
本實用新型涉及通信技術領域,尤其涉及一種射頻輸入端口保護電路。
背景技術
如圖1所示,現(xiàn)有的射頻輸入端口保護電路包括低壓差線性穩(wěn)壓器LDO、第一二極管D1以及第二二極管D2;低壓差線性穩(wěn)壓器LDO的輸入端接收電源輸出的電壓VCC,輸出端與第一二極管D1的負極連接;第一二極管D1的正極與第二二極管D2的負極連接,第二二極管D2的正極接地GND;第一二極管D1與第二二極管D2 的公共極接射頻輸入端口;射頻輸入端口接內部電路;低壓差線性穩(wěn)壓器LDO用于輸出穩(wěn)定的輸出電壓VDD給射頻輸入端口;第一二極管D1和第二二極管D2用于釋放射頻輸入端口的靜電。
現(xiàn)有技術雖然實現(xiàn)射頻輸入端口的靜電防護,但是射頻輸入端口仍然存在對射頻接收電路比較致命的電源抑制比低的問題。
實用新型內容
本實用新型的目的旨在提供一種射頻輸入端口保護電路,實現(xiàn)射頻輸入電路的高電源抑制比以及高靜電防護。
本實用新型由以下技術方案實現(xiàn):
一種射頻輸入端口保護電路,包括低壓差線性穩(wěn)壓器、第一二極管以及第二二極管,第一二極管的正極與射頻輸入端口以及第二二極管的負極連接,第二二極管的正極接地;所述射頻輸入端口保護電路還包括濾波電路與靜電防護電路;所述濾波電路的輸入端與低壓差線性穩(wěn)壓器的輸出端連接,輸出端與第一二極管的負極連接;所述靜電防護電路的輸入端與第一二極管的負極連接,輸出端接地。
進一步地,所述靜電防護電路包括第一靜電防護電路以及第二靜電防護電路;當輸入射頻輸入端口的靜電是少量正電荷時,輸入射頻輸入端口的靜電通過第一靜電防護電路釋放;當輸入射頻輸入端口的靜電是大量正電荷或經(jīng)過累積的大量正電荷時,輸入射頻輸入端口的靜電通過第二靜電防護電路釋放。
作為具體的實施方式,所述第一靜電防護電路包括第四電阻、第二電容、第一反相器以及第二NMOS晶體管;所述第一二極管的負極與第四電阻的一端以及第二NMOS晶體管的漏極連接;所述第四電阻的另一端與第二電容的一端以及第一反相器的輸入端連接;所述第一反相器的輸出端與第二NMOS晶體管的柵極連接;所述第二電容的另一端以及第二NMOS晶體管的源極接地。
作為具體的實施方式,所述第一反相器包括第一PMOS晶體管以及第一NMOS 晶體管;所述第一PMOS晶體管的柵極以及第一NMOS晶體管的柵極與所述第四電阻的另一端連接;所述第一PMOS晶體管的源極與第一二極管的負極連接;所述第一NMOS晶體管的源極接地;所述第一PMOS晶體管的漏極以及所述第一NMOS 晶體管的漏極與所述第二NMOS晶體管的柵極連接。
作為具體的實施方式,所述第二靜電防護電路包括第五電阻、第六電阻、第二PMOS晶體管、第二反相器、第三反相器以及第五NMOS晶體管;所述第一二極管的負極與第二PMOS晶體管的源極以及第五NMOS晶體管的漏極連接;所述第二PMOS晶體管的柵極與第五電阻的一端連接;所述第二PMOS晶體管的漏極與第六電阻的一端以及第二反相器的輸入端連接;所述第二反相器的輸出端與第三反相器的輸入端連接;所述第三反相器的輸出端與第五NMOS晶體管的柵極連接;所述第五電阻的另一端、第六電阻的另一端以及第五NMOS晶體管的源極接地。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于珠海泰芯半導體有限公司,未經(jīng)珠海泰芯半導體有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201822138784.0/2.html,轉載請聲明來源鉆瓜專利網(wǎng)。





