[實用新型]陣列基板以及顯示面板有效
| 申請號: | 201822114682.5 | 申請日: | 2018-12-17 |
| 公開(公告)號: | CN209103795U | 公開(公告)日: | 2019-07-12 |
| 發明(設計)人: | 楊艷娜 | 申請(專利權)人: | 惠科股份有限公司 |
| 主分類號: | G09G3/20 | 分類號: | G09G3/20;G09G3/3208;G09G3/36 |
| 代理公司: | 廣州華進聯合專利商標代理有限公司 44224 | 代理人: | 李文淵 |
| 地址: | 518101 廣東省深圳市寶安區石巖街道水田村民*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 走線單元 陣列基板 虛設 驅動區 主體區 顯示面板 信號走線 傳輸電信號 接收電信號 不良問題 錯開設置 方向垂直 間隔排列 間隔設置 相對設置 走線區 短接 多段 絕緣 申請 輸出 | ||
本申請涉及一種陣列基板以及顯示面板。陣列基板包括:驅動區,用于輸出電信號;主體區,用于接收電信號;走線區,設有至少兩個走線單元,走線單元包括絕緣相對設置的信號走線以及虛設線;信號走線連接驅動區與主體區,用于傳輸電信號;主體區至驅動區方向為第一方向,與第一方向垂直的方向為第二方向,同一走線單元的虛設線在第一方向上分為間隔設置的多段;至少兩個走線單元在第二方向上間隔排列,至少兩個相鄰的走線單元的虛設線錯開設置。本申請可有效改善虛設線短接造成的顯示不良問題。
技術領域
本申請涉及顯示技術領域,特別是涉及一種陣列基板以及顯示面板。
背景技術
這里的陳述僅提供與本申請有關的背景信息,而不必然的構成現有技術。
隨著科技的發展,顯示技術越來越成熟,顯示面板的質量也在逐步提高。顯示面板通常包括顯示區(active area,AA)以及顯示區外圍的外部引線結合區(out leadbondingarea,OLB)。AA區內的各子像素通過信號線(掃描線/數據線)與OLB區的驅動芯片電性相連。驅動芯片與信號線通過OLB區的信號走線相互連接。
AA區的子像素包括像素電極。像素電極包括一層銦錫氧化物半導體透明導電膜層(ITO薄膜層)。圖形化形成各子像素的ITO薄膜層的工藝過程中,為了減小AA區的邊緣區域與中央區域的濕法刻蝕差異,一般會在距離AA區一定距離處的信號走線之上做一層虛設ITO(dummy ITO)線。dummy ITO線與相應信號走線絕緣相對,因此二者之間具有電信號的耦合作用。相鄰兩條dummy ITO線短接會使得相應的相鄰兩條信號走線上的電壓信號互相影響,進而嚴重影響顯示屏的品質。
實用新型內容
基于此,有必要針對上述技術問題,提供一種能夠改善虛設線短接造成的顯示不良問題的陣列基板以及顯示面板。
一種陣列基板,包括:
驅動區,用于輸出電信號;
主體區,用于接收所述電信號;
走線區,設有至少兩個走線單元,所述走線單元包括絕緣相對設置的信號走線以及虛設線;所述信號走線連接所述驅動區與所述主體區,用于傳輸所述電信號;
所述主體區至所述驅動區方向為第一方向,與所述第一方向垂直的方向為第二方向,同一所述走線單元的所述虛設線在第一方向上分為間隔設置的多段;
所述至少兩個走線單元在所述第二方向上間隔排列,至少兩個相鄰的走線單元的所述虛設線錯開設置。
在其中一個實施例中,至少兩個所述走線單元形成一個走線組,所述走線區設有至少兩個走線組,所述至少兩個走線組在所述第二方向上間隔排列;
同一所述走線組內的各所述走線單元的所述虛設線對齊設置,相鄰的兩個走線組的所述虛設線錯開設置。
在其中一個實施例中,各所述走線組內的所述走線單元的個數相同。
在其中一個實施例中,各段所述虛設線的長度小于等于500μm。
在其中一個實施例中,與所述第二方向垂直的一個面為參考平面,相鄰的兩個走線單元的所述虛設線在所述參考平面上的正投影相互分離。
在其中一個實施例中,與所述第二方向垂直的一個面為參考平面,相鄰的兩個走線單元的所述虛設線在所述參考平面上的正投影對接。
在其中一個實施例中,各所述走線單元中的所述信號走線的總長度相同。
在其中一個實施例中,各所述走線單元中的所述虛設線的總長度相同。
一種陣列基板,包括:
驅動區,用于輸出電信號;
主體區,用于接收所述電信號;
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于惠科股份有限公司,未經惠科股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201822114682.5/2.html,轉載請聲明來源鉆瓜專利網。





