[實用新型]模擬BBU基帶信號發生器和采集器有效
| 申請號: | 201821635923.4 | 申請日: | 2018-10-09 |
| 公開(公告)號: | CN208862847U | 公開(公告)日: | 2019-05-14 |
| 發明(設計)人: | 唐東升;王冉 | 申請(專利權)人: | 武漢正維電子技術有限公司 |
| 主分類號: | H04B17/00 | 分類號: | H04B17/00 |
| 代理公司: | 湖北武漢永嘉專利代理有限公司 42102 | 代理人: | 許美紅 |
| 地址: | 430074 湖北省武*** | 國省代碼: | 湖北;42 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 通用總線 同步電路 基帶信號發生器 雙口RAM模塊 數字累加器 模塊連接 采集器 串口 射頻拉遠單元 本實用新型 外觸發信號 同步信號 光口 網口 外部 | ||
1.一種模擬BBU基帶信號發生器和采集器,其特征在于,包含CPRI模塊、第1雙口RAM模塊、第2雙口RAM模塊、數字累加器、 CPU最小系統、TRIGGER IN接頭、TRIGGER OUT接頭和同步電路;
所述CPU最小系統,包括集成CPU、 DDR存儲器、網口和串口;
所述CPRI模塊,通過光口與外部的射頻拉遠單元RRU連接;所述CPRI模塊還通過CPU通用總線與所述集成CPU連接;
所述第1雙口RAM模塊,與所述CPRI模塊連接,并與所述集成CPU連接,還通過所述數字累加器和所述CPU通用總線連接;
所述第2雙口RAM模塊,與所述CPRI模塊連接,并與所述集成CPU連接,還通過所述數字累加器和所述CPU通用總線連接;
所述TRIGGER IN接頭,與所述同步電路連接,將板外觸發信號接入;
所述TRIGGER OUT接頭,與所述同步電路連接,將同步信號引出;
所述同步電路,與各個模塊均連接。
2.根據權利要求1所述的模擬BBU基帶信號發生器和采集器,其特征在于, 該模擬BBU基帶信號發生器和采集器還包括時鐘單元,與各個模塊均連接。
3.根據權利要求1所述的模擬BBU基帶信號發生器和采集器,其特征在于, 該模擬BBU基帶信號發生器和采集器通過所述網口和所述串口與外部計算機連接。
4.根據權利要求1所述的模擬BBU基帶信號發生器和采集器,其特征在于,所述CPU最小系統還包括閃存。
5.根據權利要求1所述的模擬BBU基帶信號發生器和采集器,其特征在于,該CPU內含DMA控制器,所述第1雙口RAM模塊和所述第2雙口RAM模塊均與該DMA控制器連接。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于武漢正維電子技術有限公司,未經武漢正維電子技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201821635923.4/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種誤碼測試和模擬衛星轉發器的設備測試儀
- 下一篇:一種數字舞臺傳輸系統





