[實用新型]一種三態過零比較電路及電源管理芯片有效
| 申請號: | 201821378071.5 | 申請日: | 2018-08-24 |
| 公開(公告)號: | CN208675196U | 公開(公告)日: | 2019-03-29 |
| 發明(設計)人: | 董淵;王云松;黃建剛;吳傳奎;程劍濤 | 申請(專利權)人: | 上海艾為電子技術股份有限公司 |
| 主分類號: | H03K17/296 | 分類號: | H03K17/296;H03K17/28;H03K17/567 |
| 代理公司: | 北京集佳知識產權代理有限公司 11227 | 代理人: | 王寶筠 |
| 地址: | 200233 上海市徐匯*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 過零比較 電源管理芯片 過零比較電路 啟動延時模塊 主功率開關管 本實用新型 邏輯輸出 負向 三態 失調 過零檢測信號 邏輯電平翻轉 數字邏輯控制 比較輸出 電壓擾動 電壓轉換 負向電流 負載電流 開關電源 模塊開啟 模塊輸出 啟動時序 輕載檢測 翻轉點 功率管 誤觸發 關斷 燒毀 | ||
1.一種三態過零比較電路,其特征在于,適用于開關電源電路,所述三態過零比較電路包括:過零比較模塊、邏輯輸出模塊、啟動延時模塊、負向失調切換模塊以及輕載檢測模塊,其中:
所述過零比較模塊包括第一端、第二端、第三端、第四端、第五端、第六端和第七端;所述啟動延時模塊包括第一端、第二端、第三端和第四端;所述邏輯輸出模塊包括第一端、第二端、第三端和第四端;所述負向失調切換模塊包括第一端、第二端和第三端;所述輕載檢測模塊包括第一端和第二端;
所述過零比較模塊的第一端作為所述三態過零比較電路的輸出端VOUT,所述過零比較模塊的第二端作為所述三態過零比較電路的SW端;所述過零比較模塊的第三端與所述啟動延時模塊的第二端相連,所述過零比較模塊的第四端與所述啟動延時模塊的第三端相連,所述過零比較模塊的第五端與所述負向失調切換模塊的第一端相連,所述過零比較模塊的第六端與所述負向失調切換模塊的第二端相連,所述過零比較模塊的第七端與所述邏輯輸出模塊的第一端相連,所述負向失調切換模塊的第三端作為所述負向失調切換模塊的FPWM輸入端;
所述邏輯輸出模塊的第二端與所述啟動延時模塊的第四端相連,所述邏輯輸出模塊的第三端與所述啟動延時模塊的第一端相連,所述邏輯輸出模塊的第四端作為所述三態過零比較電路的輸出端;
所述輕載檢測模塊用于檢測電感電流,所述輕載檢測模塊的輸出端與所述負向失調切換模塊的第三端相連,當所述輕載檢測模塊檢測所述電感電流為輕載且需要工作在PWM模式下時,所述輕載檢測模塊的輸出高電平,否則,所述輕載檢測模塊的輸出低電平;
所述過零比較模塊用于比較所述輸出端VOUT與所述SW端的電壓,產生邏輯電平翻轉并控制主功率開關管的關斷;
所述啟動延時模塊用于在DRVP信號為低,所述過零比較模塊開啟時,產生合適的啟動時序,以避免所述SW端的電壓擾動在建立過程中所產生的誤翻;
所述邏輯輸出模塊用于將所述過零比較模塊輸出的電壓轉換為數字邏輯控制信號;
所述負向失調失調切換模塊用于當負載電流極低時,將所述過零比較模塊的翻轉點設為負向電流,起到保護作用。
2.根據權利要求1所述的電路,其特征在于,所述過零比較模塊包括:電流源(I)、第二PMOS管(MP2)、第四PMOS管(MP4)、第五PMOS管(MP5)、第六PMOS管(MP6)、第七PMOS管(MP7)、第二NMOS管(MN2)、第三NMOS管(MN3)、第六NMOS管(MN6)、第七NMOS管(MN7),其中:
所述電流源(I)的第一端、所述第四PMOS管(MP4)的第一端與所述第五PMOS管(MP5)的第二端的公共端、所述第七PMOS管(MP7)的第二端作為所述過零比較模塊的第一端;所述第二PMOS管(MP2)的第二端作為所述過零比較模塊的第二端;所述第七PMOS管(MP7)的第一端與所述第七NMOS管(MN7)的第一端的公共端作為所述過零比較模塊的第七端與所述邏輯輸出模塊的第一端相連;
所述第二PMOS管(MP2)的第一端分別與所述第四PMOS管(MP4)的第二端和所述第六PMOS管(MP6)的第二端相連;所述第五PMOS管(MP5)的控制端與所述第五PMOS管(MP5)的第一端相連,其公共端與所述第三NMOS管(MN3)的第一端相連,作為所述過零比較模塊的第五端與所述負向失調切換模塊的第一端相連;
所述第七PMOS管(MP7)的控制端與所述第六PMOS管(MP6)的第一端相連,并與所述第六NMOS管(MN6)的第一端相連;所述第七NMOS管(MN7)的控制端、所述第六NMOS管(MN6)的控制端、所述第三NMOS管(MN3)的控制端、所述第二NMOS管(MN2)的控制端相連,作為所述過零比較模塊的第六端與所述負向失調切換模塊的第二端相連;
所述第二NMOS管(MN2)的控制端與所述第二NMOS管(MN2)的第一端相連,所述第二NMOS管(MN2)的第一端與所述電流源(I)的第二端相連;所述第二NMOS管(MN2)的第二端、所述第三NMOS管(MN3) 的第二端、所述第六NMOS管(MN6)的第二端以及所述第七NMOS管(MN7)的第二端接地;
所述第二PMOS管(MP2)的控制端作為所述過零比較模塊的第三端與所述啟動延時模塊的第二端相連;所述第四PMOS管(MP4)的控制端作為所述過零比較模塊的第四端與所述啟動延時模塊的第三端相連。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于上海艾為電子技術股份有限公司,未經上海艾為電子技術股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201821378071.5/1.html,轉載請聲明來源鉆瓜專利網。





