[實用新型]同步信號源有效
| 申請號: | 201820241461.1 | 申請日: | 2018-02-09 |
| 公開(公告)號: | CN207833381U | 公開(公告)日: | 2018-09-07 |
| 發明(設計)人: | 周益帆;官利;張軍 | 申請(專利權)人: | 成都中云世紀科技有限責任公司 |
| 主分類號: | G06F1/02 | 分類號: | G06F1/02 |
| 代理公司: | 成都天匯致遠知識產權代理事務所(普通合伙) 51264 | 代理人: | 韓曉銀 |
| 地址: | 610097 四川省成都市*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 時鐘源 寄存器 可編程邏輯器件 同步信號源 內存儲器 電連接 阻抗匹配網絡 主機 本實用新型 低相位噪聲 程序加載 快速頻率 寬帶線性 頻率轉換 輸出頻帶 輸入端 信號源 雜散 噪聲 掃描 | ||
1.一種同步信號源,其特征在于,包括DSP處理器、可編程邏輯器件、寄存器、內存儲器、阻抗匹配網絡、主機、20MHz時鐘源、50MHz時鐘源、500MHz時鐘源;
所述內存儲器設置在所述DSP處理器的程序加載輸入端,所述20MHz時鐘源設置在所述DSP處理器的時鐘信號端;
所述可編程邏輯器件的控制信號輸入端與所述主機的控制信號輸出端連接,所述50MHz時鐘源設置在所述可編程邏輯器件的時鐘信號端;
所述阻抗匹配網絡設置在所述寄存器的信號輸出端,所述阻抗匹配網絡的輸出端作為所述同步信號源的信號輸出端,所述500MHz時鐘源設置在所述寄存器的時鐘信號端;
所述DSP處理器與所述可編程邏輯器件之間雙向通信連接,所述DSP處理器與所述寄存器之間雙向通信連接,所述可編程邏輯器件的邏輯信號輸出端與所述寄存器的邏輯信號輸入端連接。
2.根據權利要求1所述的同步信號源,其特征在于,所述DSP處理器的型號選用ADSP21065L。
3.根據權利要求1或2所述的同步信號源,其特征在于,所述DSP處理器與所述寄存器之間的對接口有多個,且分為數據對接口和地址對接口,且數據對接口通過數據總線連接,地址對接口通過地址總線連接。
4.根據權利要求2所述的同步信號源,其特征在于,所述DSP處理器與所述可編程邏輯器件之間的中斷信號接口對應連接,所述DSP處理器與所述可編程邏輯器件之間的FLAGST信號接口對應連接。
5.根據權利要求1所述的同步信號源,其特征在于,所述寄存器的型號選用AD9858。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于成都中云世紀科技有限責任公司,未經成都中云世紀科技有限責任公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201820241461.1/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種進食量評估表盤
- 下一篇:一種用于X86驗證平臺的時鐘系統





