[實(shí)用新型]一種實(shí)現(xiàn)平穩(wěn)切換的時(shí)鐘切換電路有效
| 申請(qǐng)?zhí)枺?/td> | 201820232482.7 | 申請(qǐng)日: | 2018-02-09 |
| 公開(公告)號(hào): | CN208015698U | 公開(公告)日: | 2018-10-26 |
| 發(fā)明(設(shè)計(jì))人: | 孫永明 | 申請(qǐng)(專利權(quán))人: | 長沙泰科陽微電子有限公司 |
| 主分類號(hào): | H03K5/135 | 分類號(hào): | H03K5/135;H03K5/1252 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 410000 湖南省長沙市經(jīng)濟(jì)技術(shù)開發(fā)區(qū)*** | 國省代碼: | 湖南;43 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 與門 時(shí)鐘信號(hào)CLK 觸發(fā)器 時(shí)鐘切換電路 本實(shí)用新型 時(shí)鐘切換 邏輯系統(tǒng) 頻率時(shí)鐘 時(shí)鐘毛刺 輸出信號(hào) 或門 保證 | ||
1.一種實(shí)現(xiàn)平穩(wěn)切換的時(shí)鐘切換電路,其特征在于,包括時(shí)鐘信號(hào)CLK-SEL、時(shí)鐘信號(hào)CLK-0、時(shí)鐘信號(hào)CLK-1、時(shí)鐘信號(hào)CLK-O、與門F1、與門F2、與門F3、與門F4、或門F5、與門F6、與門F7、與門F8、觸發(fā)器T1、觸發(fā)器T2、觸發(fā)器T3和觸發(fā)器T4,其中,所述時(shí)鐘信號(hào)CLK-SEL分別與所述與門F1的輸入端及所述與門F6的第二輸入端連接,所述與門F1的輸出端與所述與門F2的第一輸入端連接,所述與門F2的第二輸入端與所述觸發(fā)器T4的輸出端QN4連接,所述與門F2的輸出端與所述觸發(fā)器T1的輸入端D1連接,所述時(shí)鐘信號(hào)CLK-0分別與所述觸發(fā)器T1的輸入端CLK1、所述與門F3的輸入端及所述與門F4的第二輸入端連接,所述觸發(fā)器T1的輸出端Q1與所述觸發(fā)器T2的輸入端D2連接,所述與門F3的輸出端與所述觸發(fā)器T2的輸入端CLK2連接,所述觸發(fā)器T2的輸出端Q2與所述與門F4的第一輸入端連接,所述觸發(fā)器T2的輸出端QN2與所述與門F6的第一輸入端連接,所述與門F4的輸出端與所述或門F5的第一輸入端連接,所述或門F5的輸出端與所述時(shí)鐘信號(hào)CLK-O連接,所述與門F6的輸出端與所述觸發(fā)器T3的輸入端D3連接,所述時(shí)鐘信號(hào)CLK-1分別與所述觸發(fā)器T3的輸入端CLK3、所述與門F7的輸入端及所述與門F8的第二輸入端連接,所述觸發(fā)器T3的輸出端Q3與所述觸發(fā)器T4的輸入端D4連接,所述與門F7的輸出端與所述觸發(fā)器T4的輸入端CLK4連接,所述觸發(fā)器T4的輸出端Q4與所述與門F8的第一輸入端連接,所述與門F8的輸出端與所述或門F5的第二輸入端連接。
2.根據(jù)權(quán)利要求1所述的一種實(shí)現(xiàn)平穩(wěn)切換的時(shí)鐘切換電路,其特征在于,所述觸發(fā)器T2的輸出端Q2與所述觸發(fā)器T4的輸出端Q4分別均輸出時(shí)鐘信號(hào)CLK-EN。
3.根據(jù)權(quán)利要求1所述的一種實(shí)現(xiàn)平穩(wěn)切換的時(shí)鐘切換電路,其特征在于,所述觸發(fā)器T1與所述觸發(fā)器T2、所述觸發(fā)器T3及所述觸發(fā)器T4均為T型觸發(fā)器。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于長沙泰科陽微電子有限公司,未經(jīng)長沙泰科陽微電子有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201820232482.7/1.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。
- 可設(shè)定或控制時(shí)鐘信號(hào)的占空比的時(shí)鐘生成電路及其系統(tǒng)
- 電源電路及顯示裝置
- 時(shí)鐘生成電路及其方法
- 可設(shè)定或控制時(shí)鐘信號(hào)的占空比的時(shí)鐘生成電路及其系統(tǒng)
- 一種時(shí)鐘切換方法及時(shí)鐘切換裝置
- 用于提供第一和第二時(shí)鐘信號(hào)的時(shí)基發(fā)生器和方法
- 利用FPGA實(shí)現(xiàn)圖像采集的方法
- 一種時(shí)鐘占空比自動(dòng)調(diào)節(jié)電路
- 時(shí)鐘信號(hào)極性控制電路
- 可以減少備用時(shí)耗電的同步式半導(dǎo)體存儲(chǔ)器





