[實(shí)用新型]信號檢測與調(diào)理電路有效
| 申請?zhí)枺?/td> | 201820133367.4 | 申請日: | 2018-01-26 |
| 公開(公告)號: | CN207801882U | 公開(公告)日: | 2018-08-31 |
| 發(fā)明(設(shè)計(jì))人: | 劉思含 | 申請(專利權(quán))人: | 劉思含 |
| 主分類號: | H03K5/04 | 分類號: | H03K5/04 |
| 代理公司: | 大連格智知識產(chǎn)權(quán)代理有限公司 21238 | 代理人: | 劉琦 |
| 地址: | 116011 *** | 國省代碼: | 遼寧;21 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 運(yùn)放 電流霍爾傳感器 輸出電壓 調(diào)理電路 信號檢測 內(nèi)置A/D轉(zhuǎn)換器 輸入A/D轉(zhuǎn)換器 本實(shí)用新型 鉗位二極管 電路設(shè)計(jì) 電壓輸出 電阻組成 加法電路 衰減電路 外部電壓 裕量 轉(zhuǎn)化 | ||
本實(shí)用新型公開了一種信號檢測與調(diào)理電路,主要由第一運(yùn)放A1、第二運(yùn)放A2和電阻組成,采用的電流霍爾傳感器的額定輸出電壓為±4V,該電路設(shè)計(jì)中留出裕量,假設(shè)采用的電流霍爾傳感器的輸出電壓范圍為±5V。由第一運(yùn)放A1和?5V電源等組成的加法電路將電流霍爾傳感器輸出電壓范圍轉(zhuǎn)化為0~?10V,再經(jīng)過由第二運(yùn)放A2組成的衰減電路使電壓輸出范圍為0~3V,為了防止DSP內(nèi)置A/D轉(zhuǎn)換器被外部電壓損壞,采用鉗位二極管使輸入A/D轉(zhuǎn)換器的電壓大致限制在0~3.3V之間。
技術(shù)領(lǐng)域
本發(fā)明涉及電子元器件領(lǐng)域,更具體地說,涉及一種信號檢測與調(diào)理電路。
背景技術(shù)
PWM技術(shù),即脈沖寬度調(diào)制技術(shù)是利用微處理器的數(shù)字輸出來對模擬電路進(jìn)行控制的一種非常有效的技術(shù),廣泛應(yīng)用在從測量、通信到功率控制與變換的許多領(lǐng)域中。
在電網(wǎng)應(yīng)用中,對網(wǎng)側(cè)變流器的控制方法常采用電流追蹤型PWM控制,如圖1所示,控制系統(tǒng)主要包括以下幾個部分:CPU及其外圍電路、信號檢測與調(diào)理電路、驅(qū)動電路和保護(hù)電路。其中,電網(wǎng)側(cè)電感電流信號、直流母線電壓及交流電網(wǎng)電壓過零信號,經(jīng)信號檢測與調(diào)理電路后輸入主控系統(tǒng)CPU。CPU的外圍電路主要有時鐘電路和復(fù)位電路等。驅(qū)動電路起到提高脈沖的驅(qū)動能力和隔離的作用。保護(hù)邏輯電路則保證發(fā)生故障時系統(tǒng)能從硬件上直接封鎖輸出脈沖信號。信號檢測與調(diào)理電路在整個控制系統(tǒng)硬件設(shè)計(jì)中占有十分重要的地位。
發(fā)明內(nèi)容
本發(fā)明提供一種信號檢測與調(diào)理電路,應(yīng)用在電流追蹤型PWM控制系統(tǒng)中,為系統(tǒng)提供檢測后并經(jīng)過調(diào)理的信號。
為了達(dá)到上述目的,本發(fā)明提供一種信號檢測與調(diào)理電路,連接在電流霍爾傳感器與DSP內(nèi)置A/D轉(zhuǎn)換器之間,包括由第一運(yùn)放A1和-5V電源及電阻構(gòu)成的加法電路,以及由第二運(yùn)放A2和電阻構(gòu)成的衰減電路,所述加法電路的輸出端與所述衰減電路的輸入端相連。
所述加法電路的輸入端與電流霍爾傳感器的輸出端相連,用于將電流霍爾傳感器輸出電壓范圍轉(zhuǎn)化為0~-10V。
所述加法電路包括:所述第一運(yùn)放A1、以及連接在所述第一運(yùn)放A1的同向輸入端與所述電流霍爾傳感器的輸出端之間第一電阻R1、連接在所述第一運(yùn)放A1的同向輸入端與接地端之間的第二電阻R2。
所述第一運(yùn)放A1的反向輸入端與接地端之間連接有第三電阻R3,并且所述第一運(yùn)放A1的反向輸入端通過第四電阻R4與所述-5V電源相連;所述第一運(yùn)放A1的反向輸入端通過可變電阻Rw與所述第一運(yùn)放A1的輸出端相連。
所述衰減電路用于將所述加法電路輸送來的范圍在0~-10V的電壓轉(zhuǎn)化為范圍在0~3V的電壓。
所述衰減電路包括:所述第二運(yùn)放A2、連接在所述第二運(yùn)放A2的同向輸入端與所述第一運(yùn)放A1的輸出端的第五電阻R5,以及連接在所述第二運(yùn)放A2的同向輸入端與接地端之間的第七電阻R7。
所述第二運(yùn)放A2的反向輸入端通過第六電阻R6與接地端相連,并且所述第二運(yùn)放A2的反向輸入端通過第八電阻R8與所述第二運(yùn)放A2的輸出端相連。
所述第二運(yùn)放A2的輸出端通過第九電阻R9與所述DSP內(nèi)置A/D轉(zhuǎn)換器相連。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于劉思含,未經(jīng)劉思含許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201820133367.4/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:共模扼流線圈以及電子設(shè)備
- 下一篇:一種遲滯比較器





