[發明專利]一種接入方法、裝置、終端、計算機存儲介質及系統有效
| 申請號: | 201811588244.0 | 申請日: | 2018-12-24 |
| 公開(公告)號: | CN111356204B | 公開(公告)日: | 2021-08-03 |
| 發明(設計)人: | 高新志 | 申請(專利權)人: | 華為技術有限公司 |
| 主分類號: | H04W48/04 | 分類號: | H04W48/04;H04W74/08;H04W76/27;H04L5/00 |
| 代理公司: | 北京中博世達專利商標代理有限公司 11274 | 代理人: | 張皎皎 |
| 地址: | 518129 廣東*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 接入 方法 裝置 終端 計算機 存儲 介質 系統 | ||
1.一種接入方法,其特征在于,包括:
終端向接入網設備發送接入信號,所述接入信號的保護時間GP長度按照GP與規劃小區半徑的預設表達式確定;所述規劃小區半徑大于期望傳輸時間乘以光速;
所述終端從所述接入網設備接收接入響應。
2.根據權利要求1所述的方法,其特征在于,所述期望傳輸時間大于或等于30微秒us。
3.根據權利要求1或2所述的方法,其特征在于,所述保護時間GP長度大于1844k×Ts;其中,所述k=64,所述
4.根據權利要求1-3任一項所述的方法,其特征在于,所述接入信號的循環前綴CP長度NCP=NGP+Path Profile;其中,所述NGP為所述保護時間GP長度,所述Path Profile為預設多徑時間。
5.根據權利要求1-4任一項所述的方法,其特征在于,所述接入信號的序列長度等于n*2048k;其中,所述k=64,所述n為大于或等于1的整數。
6.根據權利要求1-5任一項所述的方法,其特征在于,所述接入網設備提供的網絡子載波間隔大于15千赫茲kHz,且無連續1毫秒ms上行時序。
7.一種接入裝置,其特征在于,包括:
處理模塊,用于確定隨機接入前導碼,并構建包括所述隨機接入前導碼的接入信號;所述接入信號的保護時間GP長度按照CP與規劃小區半徑的預設表達式確定;所述規劃小區半徑大于期望傳輸時間乘以光速;
發送模塊,用于向接入網設備發送所述接入信號;
接收模塊,用于從所述接入網設備接收接入響應。
8.根據權利要求7所述的裝置,其特征在于,所述期望傳輸時間大于或等于30微秒us。
9.根據權利要求7或8所述的裝置,其特征在于,所述保護時間GP長度大于1844k×Ts;其中,所述k=64,所述
10.根據權利要求7-9任一項所述的裝置,其特征在于,所述接入信號的循環前綴CP長度NCP=NGP+Path Profile;其中,所述NGP為所述保護時間GP的長度,所述Path Profile為預設多徑時間。
11.根據權利要求7-10任一項所述的裝置,其特征在于,所述接入信號的序列長度等于n*2048k;其中,所述k=64,所述n為大于或等于1的整數。
12.根據權利要求7-11任一項所述的裝置,其特征在于,所述接入網設備提供的網絡子載波間隔大于15千赫茲KHz,且無連續1毫秒ms上行時序。
13.一種接入裝置,包括存儲器、處理器及存儲在所述存儲器上并可在所述處理器上運行的程序,其特征在于,所述處理器執行所述程序時實現權利要求1-6中任一項所述的接入方法。
14.一種終端,其特征在于,包括權利要求7-13任一項所述的接入裝置。
15.一種接入系統,其特征在于,包括權利要求14所述的終端及接入網設備。
16.一種計算機可讀存儲介質,其特征在于,包括計算機程序指令,當其在計算機上運行時,使得計算機執行如權利要求1-6任一項所述的接入方法。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于華為技術有限公司,未經華為技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201811588244.0/1.html,轉載請聲明來源鉆瓜專利網。





