[發明專利]一種衛星中繼數據鏈接收機抗干擾系統在審
| 申請號: | 201811527115.0 | 申請日: | 2018-12-13 |
| 公開(公告)號: | CN109709580A | 公開(公告)日: | 2019-05-03 |
| 發明(設計)人: | 趙媛;楊紅喬;丁慶海;詹天南;李婷婷;張焱;段連喜 | 申請(專利權)人: | 航天恒星科技有限公司 |
| 主分類號: | G01S19/21 | 分類號: | G01S19/21 |
| 代理公司: | 中國航天科技專利中心 11009 | 代理人: | 武瑩 |
| 地址: | 100086 *** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 低噪聲放大單元 抗干擾天線 下變頻單元 濾波單元 前級 數據鏈接收機 抗干擾系統 衛星中繼 基帶處理單元 抗干擾算法 信號下變頻 多級濾波 基帶處理 空間信號 射頻線纜 天線陣元 信號連接 陣列接收 中頻信號 抗干擾 接插件 采樣 放大 輸出 | ||
一種衛星中繼數據鏈接收機抗干擾系統,包括抗干擾天線陣列、接收前級濾波單元、低噪聲放大單元、下變頻單元、AD轉換單元、抗干擾及基帶處理單元、FPGA處理器,抗干擾天線陣列接收空間信號,抗干擾天線陣列中每個天線陣元與接收前級濾波單元相連接,前級濾波單元的輸出通過接插件與低噪聲放大單元相連接,低噪聲放大單元對信號進行多級濾波放大,低噪聲放大單元通過射頻線纜與下變頻單元相連接,下變頻單元將接收信號下變頻至中頻信號,由AD轉換單元進行采樣,經過多個AD轉換單元的多個中頻信號連接于FPGA處理器,在FPGA處理器中進行抗干擾算法處理及基帶處理。
技術領域
本發明涉及中繼衛星數據鏈通信領域,特別是一種衛星中繼數據鏈接收機抗干擾系統。
背景技術
衛星中繼數據鏈是一種按規定格式和協議,利用中繼衛星進行數據轉發,可進行超視距傳輸戰場數字化信息的系統,其從本質上講也是一種通信鏈路。
隨著通信技術的發展,干擾逐漸成為了抑制通信性能提高的一個重要因素,特別是軍用通信,要求在復雜的電磁環境下具有頑強的生存能力。在軍用通信裝備的眾多需求中,抗干擾能力是最基本的要求,由于通信電子戰是決定現代戰爭勝負的重要因素。近年來,新的作戰理論和作戰平臺不斷出現,電子進攻武器已覆蓋幾乎所有軍用通信頻段,尤其在全時空、全天候的偵察技術、新的靈巧干擾技術和高功率電磁脈沖攻擊技術等。因此,要達到通信的及時、有效、可靠和保密,必須依靠先進的通信抗干擾技術和以這些技術武裝起來的通信裝備和通信系統。所以,通信抗干擾占有空前重要的地位。
從物理層上看,當前的抗干擾技術主要利用期望信號和干擾信號在特定域內的不重疊特性“濾除”干擾,如時域和頻域。特別是在軍事通信中,敵方干擾設備往往不計代價的實施壓制性、欺騙性干擾,使干擾信號在時域、頻域實現全覆蓋,在這種情況下期望信號和干擾信號的不重疊特性往往不存在,基于此原理的時域和頻域抗干擾技術也就不能很好的抑制干擾。因此在軍事抗干擾需求的強勁驅動下,空域抗干擾的研究日趨深入,并逐漸從空域抗干擾向混合域抗干擾發展。
空域濾波技術的基本思想是不考慮信號時間上和頻率的差異,而根據信號在空間中所處的不同位置進行區分,不同的信號所處不同的空間位置,在濾波過程中對不同信號的處理也是截然不同的。自適應調零技術在本質上與空域濾波技術是相同的,具體主要是根據信號在空間中的所處位置的變化,自適應的優化天線陣列中的加權矢量,在目標信號方向形成主波束,而在干擾方向形成零陷,達到抑制干擾的目的,實際上這也是空域濾波。
發明內容
本發明解決的技術問題是:克服現有技術的不足,提供了一種衛星中繼數據鏈接收機抗干擾系統,解決了衛星中繼數據鏈接收機在戰場復雜電磁環境下信號會受到各種干擾,影響通信性能的問題。
本發明的技術解決方案是:一種衛星中繼數據鏈接收機抗干擾系統,包括抗干擾天線陣列、接收前級濾波單元、低噪聲放大單元、下變頻單元、AD轉換單元、抗干擾及基帶處理單元、FPGA處理器,其中:
抗干擾天線陣列接收空間信號,抗干擾天線陣列中每個天線陣元與接收前級濾波單元相連接,前級濾波單元的輸出通過接插件與低噪聲放大單元相連接,低噪聲放大單元對信號進行多級濾波放大,低噪聲放大單元通過射頻線纜與下變頻單元相連接,下變頻單元將接收信號下變頻至中頻信號,由AD轉換單元進行采樣,經過多個AD轉換單元的多個中頻信號連接于FPGA處理器,在FPGA處理器中進行抗干擾算法處理及基帶處理。
所述的抗干擾天線陣列為七陣元相控陣天線陣列,每個天線陣元均與接收前級濾波單元相連接,每組前級濾波單元、低噪聲放大單元、下變頻單元、A/D轉換單元均與一個天線陣元相對應,即接收前級濾波單元、低噪聲放大單元、下變頻單元、A/D轉換單元均有七組
所述的FPGA處理器,在FPGA處理器中進行抗干擾算法處理及基帶處理的方法為:
(1)經過AD轉換單元采樣的中頻信號,通過參數相同的高通濾波器,濾除其中的低頻干擾;
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于航天恒星科技有限公司,未經航天恒星科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201811527115.0/2.html,轉載請聲明來源鉆瓜專利網。
- 同類專利
- 專利分類
G01S 無線電定向;無線電導航;采用無線電波測距或測速;采用無線電波的反射或再輻射的定位或存在檢測;采用其他波的類似裝置
G01S19-00 衛星無線電信標定位系統;利用這種系統傳輸的信號確定位置、速度或姿態
G01S19-01 .傳輸時間戳信息的衛星無線電信標定位系統,例如,GPS [全球定位系統]、GLONASS[全球導航衛星系統]或GALILEO
G01S19-38 .利用衛星無線電信標定位系統傳輸的信號來確定導航方案
G01S19-39 ..傳輸帶有時間戳信息的衛星無線電信標定位系統,例如GPS [全球定位系統], GLONASS [全球導航衛星系統]或GALILEO
G01S19-40 ...校正位置、速度或姿態
G01S19-42 ...確定位置





