[發明專利]一種基于分布式算法的sigma-delta調制器設計方法及系統有效
| 申請號: | 201811453415.9 | 申請日: | 2018-11-30 |
| 公開(公告)號: | CN109635393B | 公開(公告)日: | 2023-04-07 |
| 發明(設計)人: | 李佐;馮華;高攀;蔣曉倩;李瀾濤;林宗芳;鐘偉;熊民權;趙宗盛 | 申請(專利權)人: | 上海芯鈦信息科技有限公司 |
| 主分類號: | G06F30/30 | 分類號: | G06F30/30;H03M3/00 |
| 代理公司: | 長沙國科天河知識產權代理有限公司 43225 | 代理人: | 邱軼 |
| 地址: | 200000 上海市崇明區長*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 基于 分布式 算法 sigma delta 調制器 設計 方法 系統 | ||
1.一種基于分布式算法的sigma-delta調制器設計方法,其特征在于,包括以下步驟:
步驟1,根據設計參數利用Matlab的synthesizeNTF函數以及realizeNTF函數能直接獲得sigma-delta調制器結構所對應的各級帶小數的加權系數;
步驟2,將各級帶小數的加權系數應用到sigma-delta調制器的結構中,利用matlab的simulink工具進行系數化電路仿真,根據仿真結果調整sigma-delta調制器的各級加權系數;
步驟3,根據分布式算法,對各級帶小數的加權系數進行移位相加轉換獲得對應的二進制加權系數;
所述步驟3中對各級帶小數的加權系數通過下面的公式進行移位相加轉換:
帶小數加權系數的分布式算法替換公式為:
A=a1*2-1+a2*2-2+a3*2-3+a4*2-4+a5*2-5+a6*2-6+a7*2-7+a8*2-8+...++an*2-n
其中A為帶小數加權系數,a1至an的值為1時則表示要右移相應的位數,值為0則不需要任何操作,n可以決定其分布式算法的精度;
a1a2a3…an為對應的二進制的加權系數。
2.如權利要求1所述的基于分布式算法的sigma-delta調制器設計方法,其特征在于,所述步驟1中的設計參數包括:過采樣率、調制器的階數、是否有零點優化以及零點優化選項選擇、調制器的結構選擇,調制器的結構選擇包括CRFB、CRFF、CIFB、CIFF、CRFBD、CRFFD、PFF、DSFB。
3.如權利要求2所述的基于分布式算法的sigma-delta調制器設計方法,其特征在于,所述步驟1中的設計參數包括零點優化,利用Matlab的synthesizeNTF函數以及realizeNTF函數還能直接獲得零點優化結果。
4.如權利要求1~3任一項所述的基于分布式算法的sigma-delta調制器設計方法,其特征在于,所述步驟3還包括:
根據各級二進制加權系數完成與sigma-delta調制器結構的相應的硬件描述語言級設計。
5.如權利要求1所述的基于分布式算法的sigma-delta調制器設計方法,其特征在于,所述步驟2還包括:
步驟21,將各級帶小數的加權系數應用到sigma-delta調制器的結構中,利用matlab的simulink工具進行電路仿真,得到調制器結構中各級模擬電路相關的性能指標;
步驟22,根據各項性能指標以及仿真結果調整加權系數,并保留設計余量,滿足設計要求后則結束加權系數的設置。
所述步驟3還包括:
步驟31,結合對應的二進數的加權系數對RTL級設計進行仿真驗證,驗證仿真的結果是否與理論值相等或接近;
6.如權利要求5所述的基于分布式算法的sigma-delta調制器設計方法,其特征在于,所述步驟22還包括:
查看各項性能指標以及仿真結果是否滿足設計要求,并對各級加權系數進行微調,以獲得性能優越的仿真結果。
7.一種基于分布式算法的sigma-delta調制器設計系統,其特征在于,包括處理器和存儲器,所述存儲器存儲有基于分布式算法的sigma-delta調制器設計程序,所述處理器在運行基于分布式算法的sigma-delta調制器設計程序時執行所述權利要求1~6任一項方法所述的步驟。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于上海芯鈦信息科技有限公司,未經上海芯鈦信息科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201811453415.9/1.html,轉載請聲明來源鉆瓜專利網。





