[發明專利]具有用于抑制斬波紋波的高通濾波器的斬波放大器有效
| 申請號: | 201811337618.1 | 申請日: | 2018-11-09 |
| 公開(公告)號: | CN109818583B | 公開(公告)日: | 2023-06-09 |
| 發明(設計)人: | 亞歷克斯·R·斯洛博達;格雷戈里·L·蒂斯安托;安德魯·K·羅伯茨 | 申請(專利權)人: | 亞德諾半導體國際無限責任公司 |
| 主分類號: | H03F1/26 | 分類號: | H03F1/26;H03F3/45 |
| 代理公司: | 中國貿促會專利商標事務所有限公司 11038 | 代理人: | 申發振 |
| 地址: | 愛爾蘭*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 具有 用于 抑制 波紋 濾波器 放大器 | ||
1.一種具有用于抑制斬波紋波的高通濾波功能的斬波放大器,所述斬波放大器包括:
輸入斬波電路,被配置為基于斬波差分輸入信號產生斬波的差分輸入信號;
放大電路,被配置為放大所述斬波的差分輸入信號以在差分輸出端提供放大的差分信號;
輸出斬波電路,通過經由所述放大電路的差分信號路徑電連接到所述輸入斬波電路;和
高通濾波器,被配置為基于沿著反饋路徑提供從所述放大電路的差分輸出到所述差分信號路徑的反饋,向所述放大的差分信號提供高通濾波功能,其中所述反饋路徑被配置為補償所述放大電路的DC偏移。
2.一種具有用于抑制斬波紋波的高通濾波功能的斬波放大器,所述斬波放大器包括:
輸入斬波電路,被配置為基于斬波差分輸入信號產生斬波的差分輸入信號;
放大電路,被配置為放大所述斬波的差分輸入信號以在差分輸出端提供放大的差分信號;
輸出斬波電路,通過經由所述放大電路的差分信號路徑電連接到所述輸入斬波電路;和
高通濾波器,被配置為基于提供從所述放大電路的差分輸出到所述差分信號路徑的反饋,向所述放大的差分信號提供高通濾波功能,
其中所述高通濾波器包括:積分電路,被配置為對所述放大的差分信號進行積分以產生積分電壓;以及跨導電路,被配置為放大所述積分電壓。
3.權利要求2所述的斬波放大器,其中所述積分電路包括:開關電容器積分器,其在包括積分階段和混洗階段的多個階段中可操作,在所述積分階段中一對積分電容器電連接到所述差分輸出,在所述混洗階段中該對積分電容器為所述跨導電路提供積分電壓。
4.權利要求3所述的斬波放大器,其中所述開關電容器積分器基于混洗時鐘信號在多個階段之間切換,其中所述混洗時鐘信號被配置為在所述斬波放大器的啟動操作期間相對于所述斬波放大器的穩態操作以更高的頻率操作。
5.權利要求3所述的斬波放大器,其中所述輸入斬波電路由具有非重疊周期的一對斬波時鐘信號控制,其中所述開關電容器積分器被配置為在所述非重疊周期期間在所述混洗階段中操作。
6.權利要求3所述的斬波放大器,其中在所述混洗階段期間控制該對積分電容器的共模電壓。
7.權利要求6所述的斬波放大器,還包括共模電壓產生電路,被配置為基于檢測從共模偏置電路輸出的偏置電壓來控制該對積分電容器的共模電壓。
8.權利要求3所述的斬波放大器,還包括被配置為向所述跨導電路提供緩沖的積分電壓的第一緩沖器和第二緩沖器,其中在所述混洗階段期間,所述開關電容器積分器被配置為在所述第一緩沖器的輸入和所述第二緩沖器的輸入之間串聯連接該對積分電容器。
9.權利要求2所述的斬波放大器,其中所述跨導電路集成所述放大電路。
10.權利要求9所述的斬波放大器,其中所述放大電路包括沿著所述差分信號路徑電連接的一對場效應晶體管(FET),該對FET被配置為放大所述積分電壓。
11.權利要求9所述的斬波放大器,其中該對FET包括一對后門,被配置為接收用于放大的積分電壓。
12.權利要求9所述的斬波放大器,其中該對FET對應于一對差分輸入晶體管或一對電流源晶體管。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于亞德諾半導體國際無限責任公司,未經亞德諾半導體國際無限責任公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201811337618.1/1.html,轉載請聲明來源鉆瓜專利網。





