[發(fā)明專利]一種NOR FLASH嵌入式設(shè)備的啟動方法及裝置有效
| 申請?zhí)枺?/td> | 201811294603.1 | 申請日: | 2018-11-01 |
| 公開(公告)號: | CN109582370B | 公開(公告)日: | 2022-07-19 |
| 發(fā)明(設(shè)計(jì))人: | 李威;饒東波;歐陽熙良 | 申請(專利權(quán))人: | 浙江大華技術(shù)股份有限公司 |
| 主分類號: | G06F9/4401 | 分類號: | G06F9/4401 |
| 代理公司: | 北京同達(dá)信恒知識產(chǎn)權(quán)代理有限公司 11291 | 代理人: | 黃志華 |
| 地址: | 310053 浙江*** | 國省代碼: | 浙江;33 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 nor flash 嵌入式 設(shè)備 啟動 方法 裝置 | ||
本發(fā)明提供一種NOR FLASH嵌入式設(shè)備的啟動方法及裝置,用于保證NOR FLASH嵌入式設(shè)備能夠正常啟動,提高NOR FLASH嵌入式設(shè)備的可靠性。方法包括:在CPU需要重啟時(shí),確定所述CPU當(dāng)前讀取的NOR FLASH的地址;若所述CPU當(dāng)前讀取的NOR FLASH的地址位于所述NOR FLASH的前16MB地址中,則讀取并執(zhí)行所述NOR FLASH的第一指定地址處的第一引導(dǎo)程序;否則,讀取并執(zhí)行所述NOR FLASH的第二指定地址處的第二引導(dǎo)程序。
技術(shù)領(lǐng)域
本發(fā)明涉及嵌入式技術(shù)領(lǐng)域,特別涉及一種NOR FLASH嵌入式設(shè)備的啟動方法及裝置。
背景技術(shù)
隨著技術(shù)的發(fā)展,串行外設(shè)接口或非門閃存(Serial Peripheral Interface NORFLASH,SPI NOR FLASH)逐漸取代了并行接口或非門閃存(Parallel NOR FLASH),且大容量的NOR FLASH(一般指超過16MB的NOR FLASH)成為主流。大容量NOR FLASH可在3-Byte與4-Byte模式切換,以32MB的NORFLASH為例,CPU在3-byte模式下只能訪問前16MB的地址空間,一般需要修改地址擴(kuò)展寄存器,從地址0~16MB地址切換16~32MB地址,用于訪問后16MB的地址空間。
引導(dǎo)程序是嵌入式程序上電或復(fù)位后需要執(zhí)行的第一行代碼,在CPU與相關(guān)硬件初始化后將系統(tǒng)(Kernel)或固化的嵌入式程序加載至內(nèi)存中,然后啟動操作系統(tǒng),一般放在0x000000h地址處。
當(dāng)設(shè)備在運(yùn)行應(yīng)用程序過程中,由于一些致命異常需要進(jìn)行重啟,若此時(shí)CPU正在讀寫FLASH后16MB的地址空間,且CPU未能將用于模式切換回3-byte模式的指令完整執(zhí)行,則CPU將仍停留在16~32MB的地址空間,無法讀到0x000000h地址處的引導(dǎo)程序,導(dǎo)致設(shè)備無法啟動。
發(fā)明內(nèi)容
本發(fā)明提供一種NOR FLASH嵌入式設(shè)備的啟動方法及裝置,用于保證NOR FLASH嵌入式設(shè)備能夠正常啟動,提高NOR FLASH嵌入式設(shè)備的可靠性。
第一方面,本發(fā)明提供一種NOR FLASH嵌入式設(shè)備的啟動方法,包括:
在CPU需要重啟時(shí),確定所述CPU當(dāng)前讀取的NOR FLASH的地址;
若所述CPU當(dāng)前讀取的NOR FLASH的地址位于所述NOR FLASH的前16MB地址中,則讀取并執(zhí)行所述NOR FLASH的第一指定地址處的第一引導(dǎo)程序;
否則,讀取并執(zhí)行所述NOR FLASH的第二指定地址處的第二引導(dǎo)程序。
本實(shí)施方式,通過在NOR FLASH的第二指定地址處放置第二引導(dǎo)程序,使得CPU在需要重啟且未能切換到0-16MB地址空間時(shí),可以從第二指定地址處讀取到引導(dǎo)程序,從而使系統(tǒng)正常啟動,提高了NOR FLASH嵌入式設(shè)備的可靠性。
可選的,所述第一引導(dǎo)程序與所述第二引導(dǎo)程序相同。
本實(shí)施方式,在第二指定地址處放置一份和第一指定地址處的第一引導(dǎo)程序的完全一樣的程序,這樣CPU在讀寫FLASH 16MB以后地址空間的過程中發(fā)生重啟事件時(shí),不需要切換回前16MB地址空間也能讀取到第一引導(dǎo)程序,完成重啟。
可選的,所述第二引導(dǎo)程序包含地址跳轉(zhuǎn)指令,所述地址跳轉(zhuǎn)指令用于使所述CPU跳轉(zhuǎn)至所述NOR FLASH的第一指定地址處;
在讀取并執(zhí)行所述NOR FLASH的第二指定地址處的第二引導(dǎo)程序時(shí),若讀取到所述跳轉(zhuǎn)指令,則基于所述跳轉(zhuǎn)指令跳轉(zhuǎn)至所述NOR FLASH的第一指定地址處執(zhí)行所述第一引導(dǎo)程序。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于浙江大華技術(shù)股份有限公司,未經(jīng)浙江大華技術(shù)股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201811294603.1/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:一種設(shè)備啟動方法及裝置
- 下一篇:一種低功耗喚醒方法及裝置
- 一種Nor flash更新方法及裝置
- 一種數(shù)據(jù)存儲裝置、數(shù)據(jù)存儲系統(tǒng)及方法
- 一種基于NOR FLASH陣列的卷積運(yùn)算方法
- 一種NOR FLASH嵌入式設(shè)備的啟動方法及裝置
- 包括AND-NOR或OR-NAND門和反饋路徑的用于鎖存數(shù)據(jù)的裝置和方法
- 優(yōu)化Nor Flash存儲陣列面積的相關(guān)方法及系統(tǒng)
- 基于ROM的SPI NOR FLASH識別方法、裝置、系統(tǒng)及存儲介質(zhì)
- 一種基于FPGA的NOR Flash測試系統(tǒng)
- Nor flash過擦除的修復(fù)方法及Nor flash存儲陣列
- 基于FPGA的nor flash壞塊管理系統(tǒng)及方法
- 傳感設(shè)備、檢索設(shè)備和中繼設(shè)備
- 簽名設(shè)備、檢驗(yàn)設(shè)備、驗(yàn)證設(shè)備、加密設(shè)備及解密設(shè)備
- 色彩調(diào)整設(shè)備、顯示設(shè)備、打印設(shè)備、圖像處理設(shè)備
- 驅(qū)動設(shè)備、定影設(shè)備和成像設(shè)備
- 發(fā)送設(shè)備、中繼設(shè)備和接收設(shè)備
- 定點(diǎn)設(shè)備、接口設(shè)備和顯示設(shè)備
- 傳輸設(shè)備、DP源設(shè)備、接收設(shè)備以及DP接受設(shè)備
- 設(shè)備綁定方法、設(shè)備、終端設(shè)備以及網(wǎng)絡(luò)側(cè)設(shè)備
- 設(shè)備、主設(shè)備及從設(shè)備
- 設(shè)備向設(shè)備轉(zhuǎn)發(fā)





