[發明專利]靜電放電保護電路在審
| 申請號: | 201811264503.4 | 申請日: | 2018-10-29 |
| 公開(公告)號: | CN109842103A | 公開(公告)日: | 2019-06-04 |
| 發明(設計)人: | 賴致瑋;丁韻仁;吳易翰;許信坤 | 申請(專利權)人: | 力旺電子股份有限公司 |
| 主分類號: | H02H9/02 | 分類號: | H02H9/02 |
| 代理公司: | 深圳新創友知識產權代理有限公司 44223 | 代理人: | 江耀純 |
| 地址: | 中國臺*** | 國省代碼: | 中國臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 靜電放電晶體管 靜電放電保護電路 電壓輸入端 參考電壓端 分壓電路 靜電放電 控制電路 晶體管 震擊 電路 晶體管耦接 參考電壓 導通電壓 輸入電壓 導通 耦接 截止 | ||
本發明公開了一種靜電放電保護電路,靜電放電保護電路包括靜電放電晶體管、電壓緩減晶體管、控制電路及分壓電路。靜電放電晶體管耦接于參考電壓端,參考電壓端提供參考電壓至所欲保護的電路。電壓緩減晶體管耦接于電壓輸入端及靜電放電晶體管之間,電壓輸入端提供輸入電壓至所欲保護的電路。控制電路在正常操作期間截止靜電放電晶體管,并在正電靜電放電震擊期間導通靜電放電晶體管。分壓電路根據電壓輸入端所提供的輸入電壓產生分壓以在正常操作期間及正電靜電放電震擊期間導通電壓緩減晶體管。
技術領域
本發明是有關于一種靜電放電保護電路,特別是指一種能夠快速導通的靜電放電保護電路。
背景技術
當兩個帶電的物體彼此相接觸,或者經由短路路徑連接時,其中一個物體上的電荷便會流至另一個物體,也就是產生靜電放電。靜電放電可以在短時間內產生巨大的電流,并且可能造成集成電路的損壞。在封裝集成電路時可能會接觸到的人體和機臺,以及測試集成電路的儀器都是常見的帶電物體,因此一旦帶電物體與電路接觸并經由電路放電,就可能會造成無法回復的損害。因此,靜電放電保護電路常被用來提供低阻抗路徑給巨大的靜電放電電流通過,以保護集成電路不被燒毀。
此外,在有些情況下,靜電放電保護裝置可能會和所欲保護的電路以相同的低壓制程來制作。因此,為了能夠承受所欲保護的電路在正常操作下所需的高操作電壓,靜電放電保護電路所提供的放電路徑通常會包括一個以上的晶體管,以避免內部的晶體管崩潰。然而,晶體管的迭接(cascode)結構常會導致不同晶體管所接收到的導通電壓并非均勻分布,使得放電的能力及保護的效率降低。此外,由于放電路徑有部分是透過迭接結構中所寄生的雙極性接面晶體管來提供,因此靜電放電保護電路的導通速度較慢。再者,如果放電路徑上的晶體管導通速度不夠快,放電電流就可能會在晶體管被導通之前,流進所欲保護的電路中,使得所欲保護的電路受到損害。
發明內容
本發明的一實施例提供一種靜電放電保護(electrostatic discharge,ESD)電路。靜電放電保護電路包括靜電放電晶體管、至少一電壓緩減晶體管、控制電路及分壓電路。
靜電放電晶體管耦接于參考電壓端,而參考電壓端提供參考電壓至所欲保護的電路。至少一電壓緩減晶體管耦接于電壓輸入端及靜電放電晶體管之間,而電壓輸入端提供輸入電壓至所欲保護的電路。
控制電路在正常操作期間截止靜電放電晶體管,并在正電靜電放電震擊(positive ESD zapping)期間導通靜電放電晶體管。分壓電路根據電壓輸入端所提供的輸入電壓產生至少一分壓以在正常操作期間及正電靜電放電震擊期間導通至少一電壓緩減晶體管。
附圖說明
圖1是本發明一實施例的靜電放電保護電路的示意圖。
圖2是本發明另一實施例的靜電放電保護電路的示意圖。
圖3是本發明另一實施例的靜電放電保護電路的示意圖。
圖4是本發明另一實施例的靜電放電保護電路的示意圖。
其中,附圖標記說明如下:
100、200、300、400 靜電放電保護電路
110 靜電放電晶體管
120、220A、220B、420A、420B 電壓緩減晶體管
130、330 控制電路
140、240、340、440 分壓電路
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于力旺電子股份有限公司,未經力旺電子股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201811264503.4/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種過載短路保護電路及裝置
- 下一篇:一種基于阻抗最小的故障限流器配置方法





