[發明專利]存儲器裝置及其操作方法和包括存儲器裝置的存儲器系統有效
| 申請號: | 201811118970.6 | 申請日: | 2018-09-25 |
| 公開(公告)號: | CN110349607B | 公開(公告)日: | 2023-06-13 |
| 發明(設計)人: | 許民虎;金承日;金湧澔;李在珉;崔善煐 | 申請(專利權)人: | 愛思開海力士有限公司 |
| 主分類號: | G11C11/16 | 分類號: | G11C11/16 |
| 代理公司: | 北京三友知識產權代理有限公司 11127 | 代理人: | 劉久亮 |
| 地址: | 韓國*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 存儲器 裝置 及其 操作方法 包括 系統 | ||
1.一種存儲器裝置,該存儲器裝置包括:
存儲器單元陣列,該存儲器單元陣列被配置為存儲數據;
外圍電路,該外圍電路被配置為對所述存儲器單元陣列執行編程操作;以及
控制邏輯,該控制邏輯被配置為通過控制所述外圍電路來執行所述編程操作并且在所述編程操作之后執行狀態檢查操作,
其中,所述控制邏輯被配置為基于確定所述狀態檢查操作已通過,通過將所述編程操作中所使用的編程脈沖數與第一預設范圍進行比較來執行編程脈沖數比較操作,
其中,所述控制邏輯包括狀態電路,該狀態電路被配置為執行所述狀態檢查操作、所述編程脈沖數比較操作和數據條數比較操作,并且
其中,所述狀態電路包括:
內部控制電路,該內部控制電路被配置為生成第一控制信號和第二控制信號;
檢查電路,該檢查電路被配置為響應于所述第一控制信號對作為所述狀態檢查操作的結果獲得的失敗比特數進行計數,并且通過將所計數的失敗比特數與錯誤檢查和糾正或糾錯碼ECC的最大允許比特數進行比較來生成第一子信號;
編程脈沖比較電路,該編程脈沖比較電路被配置為響應于所述第二控制信號確定所述編程脈沖數是在所述第一預設范圍內還是在所述第一預設范圍之外,然后生成第二子信號;以及
狀態信號發生電路,該狀態信號發生電路被配置為基于所述第一子信號和所述第二子信號來生成并輸出狀態信號。
2.根據權利要求1所述的存儲器裝置,其中,所述控制邏輯被配置為當作為所述編程脈沖數比較操作的結果,所述編程脈沖數被確定為在所述第一預設范圍內時,執行將第一數據的條數與第二數據的條數進行比較的所述數據條數比較操作,其中,多條所述第一數據和多條所述第二數據被編程到所述存儲器單元陣列。
3.根據權利要求2所述的存儲器裝置,其中,
使用設定的讀電壓從所述存儲器單元陣列讀取所述第一數據和所述第二數據,并且
所述設定的讀電壓是用于對將數據編程到所述存儲器單元陣列的多個編程狀態進行劃分的讀電壓。
4.根據權利要求2所述的存儲器裝置,其中,所述控制邏輯還包括:
總體操作控制電路,該總體操作控制電路被配置為控制所述外圍電路以使得所述編程操作被執行。
5.根據權利要求4所述的存儲器裝置,其中,所述內部控制電路還被配置為生成第三控制信號,
其中,所述狀態電路還包括:
數據比較電路,該數據比較電路被配置為響應于所述第三控制信號確定所述第一數據的條數與所述第二數據的條數之比是在第二預設范圍內還是在第二預設范圍之外,然后生成第三子信號,并且
其中,所述狀態信號發生電路被配置為基于所述第一子信號至所述第三子信號生成并輸出所述狀態信號。
6.根據權利要求1所述的存儲器裝置,其中,所述外圍電路被配置為在所述狀態檢查操作期間將包括在所述存儲器單元陣列中的存儲器單元當中的所述編程操作已經失敗的存儲器單元的數量作為失敗比特輸出到所述檢查電路。
7.根據權利要求5所述的存儲器裝置,其中,所述狀態信號發生電路被配置為:當所述狀態檢查操作的結果被確定為通過時,當作為所述編程脈沖數比較操作的結果,所述編程脈沖數被確定為在所述第一預設范圍內時,并且當作為所述數據條數比較操作的結果,所述第一數據的條數與所述第二數據的條數之比被確定為在所述第二預設范圍內時,生成并輸出與狀態通過對應的所述狀態信號。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于愛思開海力士有限公司,未經愛思開海力士有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201811118970.6/1.html,轉載請聲明來源鉆瓜專利網。





