[發明專利]獲取存儲模塊內部延時階梯時間的方法及系統有效
| 申請號: | 201811037346.3 | 申請日: | 2018-09-06 |
| 公開(公告)號: | CN109286535B | 公開(公告)日: | 2022-04-01 |
| 發明(設計)人: | 馮杰;張坤 | 申請(專利權)人: | 晶晨半導體(上海)股份有限公司 |
| 主分類號: | H04L43/0852 | 分類號: | H04L43/0852 |
| 代理公司: | 上海申新律師事務所 31272 | 代理人: | 俞滌炯 |
| 地址: | 201203 上海市浦東新區張江*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 獲取 存儲 模塊 內部 延時 階梯 時間 方法 系統 | ||
1.一種獲取存儲模塊內部延時階梯時間的方法,所述存儲模塊包括存儲單元和控制單元,所述存儲單元根據所述控制單元發送的時鐘信號的上升沿向所述控制單元的信號輸入接口發送信號;根據所述控制單元的采樣時鐘的上升沿對所述控制單元的信號輸入接口進行采樣;其特征在于,所述方法包括下述步驟:
S1.控制所述控制單元在至少兩個不同相位下分別向所述存儲單元發送時鐘信號,并分別對所述控制單元的信號輸入接口進行延時處理,獲取所述信號輸入接口的兩個邊界;
S2.根據所述信號輸入接口的兩個邊界之間的延時階梯個數之差以及獲取兩個邊界時對應的所述采樣時鐘的相位差計算一個所述延時階梯的延時時間;
所述步驟S1中所述控制單元在至少兩個不同相位下分別向所述存儲單元發送時鐘信號,并分別對所述控制單元的信號輸入接口進行延時處理,獲取所述信號輸入接口的兩個邊界,包括:
S11.所述控制單元以默認時鐘相位向所述存儲單元發送時鐘信號,對所述信號輸入接口進行延時處理;
S12.判斷所述信號輸入接口的通信狀態是否正常,若是,執行步驟S15;若否,累計所述信號輸入接口通信異常的次數,執行步驟S13;
S13.獲取所述信號輸入接口延時階梯個數,執行步驟S14;
S14.判斷所述信號輸入接口的通信異常的次數是否小于或等于1:
若是執行步驟S15,
若否則表明找到了所述信號輸入接口的兩個邊界,隨后執行步驟S2;
S15.調節所述控制單元發送時鐘的相位,對所述信號輸入接口進行延時處理,執行步驟S12。
2.根據權利要求1所述的獲取存儲模塊內部延時階梯時間的方法,其特征在于,在所述步驟S15中調節所述控制單元發送時鐘的相位,對所述信號輸入接口進行延時處理,包括:
對所述控制單元發送時鐘的當前相位進行90度的相移調整,對所述信號輸入接口進行延時處理。
3.根據權利要求1所述的獲取存儲模塊內部延時階梯時間的方法,其特征在于,在所述S2中根據所述信號輸入接口的兩個邊界之間的延時階梯個數之差計算一個所述延時階梯的延時時間,包括:
根據所述信號輸入接口中任一數據接口的兩個邊界之間的延時階梯個數之差,以及獲取所述兩個邊界時對應的所述控制單元發送時鐘的兩個相位差計算一個所述延時階梯的延時時間。
4.一種獲取存儲模塊內部單位延時階梯時間的系統,所述存儲模塊包括存儲單元和控制單元,所述存儲單元根據所述控制單元發送的時鐘信號的上升沿向所述控制單元的信號輸入接口發送信號;根據所述控制單元的采樣時鐘的上升沿對所述控制單元的信號輸入接口進行采樣;其特征在于,包括:
處理單元,用于控制所述控制單元在至少兩個不同相位下分別向所述存儲單元發送時鐘信號,并分別對所述控制單元的信號輸入接口進行延時處理,獲取所述信號輸入接口的兩個邊界;
計算單元,用于根據所述信號輸入接口的兩個邊界之間的延時階梯個數之差以及獲取兩個邊界時對應的所述采樣時鐘的相位差計算一個所述延時階梯的延時時間;
所述處理單元包括:
延遲模塊,用于控制所述控制單元以默認時鐘相位向所述存儲單元發送時鐘信號,對所述信號輸入接口進行延時處理;
第一判斷模塊,用于判斷所述信號輸入接口的通信狀態是否正常;
累計模塊,用于累計所述信號輸入接口通信異常的次數;
獲取模塊,用于當所述信號輸入接口的通信狀態異常時,獲取所述信號輸入接口延時階梯個數;
第二判斷單元,用于判斷所述信號輸入接口的通信異常的次數是否小于等于1;
調節模塊,當所述信號輸入接口的通信狀態正常,或所述信號輸入接口的通信異常的次數是小于或等于1時,所述調節模塊用于調節所述控制單元發送時鐘的相位,對所述信號輸入接口進行延時處理;以及
當所述信號輸入接口的通信異常的次數大于1時,所述處理單元獲取所述信號輸入接口的兩個邊界。
5.根據權利要求4所述的獲取存儲模塊內部單位延時階梯時間的系統,其特征在于,所述調節模塊用于對所述控制單元發送時鐘的當前相位進行90度的相移調整,對所述信號輸入接口進行延時處理。
6.根據權利要求4所述的獲取存儲模塊內部單位延時階梯時間的系統,其特征在于,所述計算單元用于根據所述信號輸入接口中任一數據接口的兩個邊界之間的延時階梯個數之差,以及獲取所述兩個邊界時對應的所述控制單元發送時鐘的兩個相位差計算一個所述延時階梯的延時時間。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于晶晨半導體(上海)股份有限公司,未經晶晨半導體(上海)股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201811037346.3/1.html,轉載請聲明來源鉆瓜專利網。





