[發(fā)明專利]一種配置DSP初始化的方法在審
| 申請?zhí)枺?/td> | 201810977634.0 | 申請日: | 2018-08-24 |
| 公開(公告)號: | CN109324995A | 公開(公告)日: | 2019-02-12 |
| 發(fā)明(設(shè)計)人: | 李建華;謝錦濤;藍武;胡朝綱;李潯;劉昌健;彭云龍;游彬;胡逸;曹珊 | 申請(專利權(quán))人: | 江西洪都航空工業(yè)集團有限責任公司 |
| 主分類號: | G06F15/177 | 分類號: | G06F15/177;G06F1/24 |
| 代理公司: | 中國航空專利中心 11008 | 代理人: | 高霖 |
| 地址: | 330024 江西省*** | 國省代碼: | 江西;36 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 初始化 配置 初始化配置 電源初始化 時鐘初始化 啟動模式 外部硬件 可編程 配置的 嵌入式 復位 節(jié)約 | ||
本發(fā)明涉及一種配置DSP初始化的方法,采用嵌入式的FPGA+DSP架構(gòu),F(xiàn)PGA在DSP工作前完成對DSP初始化配置,包括DSP電源初始化、時鐘初始化、復位初始化和DSP啟動模式配置的步驟。本發(fā)明的一種配置DSP初始化的方法,采用FPGA可編程的特性,可以配置不同DSP初始化需求,能夠節(jié)約外部硬件資源,且實現(xiàn)比較簡單。
技術(shù)領(lǐng)域
本發(fā)明屬于電子信息應用領(lǐng)域,具體涉及一種配置DSP初始化的方法。
背景技術(shù)
隨著嵌入式技術(shù)的飛速發(fā)展,嵌入式應用領(lǐng)域也日益廣泛,也對嵌入式相關(guān)技術(shù)提出了越來越高的要求。在嵌入式應用領(lǐng)域,尤其是數(shù)據(jù)處理方面,對數(shù)據(jù)需求量比較大,處理結(jié)果要求實時性高,在此基礎(chǔ)上多采用DSP解決方案。DSP芯片具有強大的運算能力,處理速度快,而且能夠完成復雜的計算,能夠滿足嵌入式應用領(lǐng)域的需求。對于通常的DSP應用領(lǐng)域開發(fā),DSP初始化是開發(fā)中常常需要解決的問題。針對不同的應用需求,需要采用不同型號的DSP開發(fā)平臺,對DSP初始化也提出了各種各樣的需求,所以采用靈活通用型的配置初始化方法也是當今嵌入式應用領(lǐng)域的迫切需求。
當前對于DSP初始化多采用硬件初始化的方法,或者DSP上電初始化完成后編寫初始化函數(shù)解決。硬件初始化需要芯片外圍足夠的硬件支持,軟件函數(shù)初始化需要調(diào)用復雜的函數(shù)。
發(fā)明內(nèi)容
本發(fā)明的目的:
本發(fā)明的主要目的是,針對背景技術(shù)中存在的DSP芯片配置不靈活的問題,本發(fā)明提出一種靈活配置DSP的方法。
本發(fā)明采取的技術(shù)方案為:
一種配置DSP初始化的方法,采用嵌入式的FPGA+DSP架構(gòu),F(xiàn)PGA在DSP工作前完成對DSP初始化配置,具體包括以下步驟:
1)DSP電源初始化
1.1)在FPGA和DSP之間,采用芯片UCD9222,UCD9222實時監(jiān)測DSP內(nèi)部工作的電壓、電流、溫度反饋的狀態(tài),根據(jù)DSP反饋的狀態(tài)信息,轉(zhuǎn)發(fā)至FPGA,F(xiàn)PGA計算出電壓、電流、溫度調(diào)整值,通過UCD9222自動調(diào)節(jié)DSP的供電電壓;
1.2)在FPGA和DSP之間,還配置有多種規(guī)格的電源芯片,F(xiàn)PGA根據(jù)DSP時序圖依次向各電源芯片發(fā)出使能信號,控制各電源芯片依次向DSP供電;
2)時鐘初始化
在FPGA和DSP之間設(shè)置時鐘芯片CDCE62005,F(xiàn)PGA通過SPI接口配置時鐘芯片CDCE62005的寄存器,產(chǎn)生兩路的差分時鐘輸出,完成DSP初始化需要的時鐘配置;
3)復位初始化
FPGA通過IO依次向DSP發(fā)送特定的時序,控制DSP的復位;
4)DSP啟動模式配置
FPGA通過IO依次向DSP發(fā)送特定的值,控制DSP的啟動模式。
其特征在于,多種規(guī)格的電源芯片,包括DSP的內(nèi)核供應電壓芯片,IO供應電壓芯片,內(nèi)核存儲供應電壓芯片以及部分外設(shè)供應電壓芯片。
其特征在于,DSP電源初始化過程中,F(xiàn)PGA通過內(nèi)部狀態(tài)機跳轉(zhuǎn)發(fā)出使能信號,依次啟動內(nèi)核供應電壓芯片,IO供應電壓芯片,內(nèi)核存儲供應電壓芯片,部分外設(shè)供應電壓芯片。
其特征在于,F(xiàn)PGA通過編寫狀態(tài)機,依次通過IO向DSP輸出多個復位信號,實現(xiàn)對復位初始化序列的控制。
其特征在于,所述多個復位信號,依次為上電復位,軟復位,完全復位,復位狀態(tài)輸出。
其特征在于,F(xiàn)PGA通過IO依次向DSP的GPIO管腳發(fā)送特定的值,設(shè)置DSP的啟動模式,DSP自動從相對應的外部存儲器中獲取啟動配置值,完成DSP的啟動。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于江西洪都航空工業(yè)集團有限責任公司,未經(jīng)江西洪都航空工業(yè)集團有限責任公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810977634.0/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
G06F 電數(shù)字數(shù)據(jù)處理
G06F15-00 通用數(shù)字計算機
G06F15-02 .通過鍵盤輸入的手動操作,以及應用機內(nèi)程序的計算,例如,袖珍計算器
G06F15-04 .在引入被處理的數(shù)據(jù)的同時,進行編制程序的,例如,在同一記錄載體上
G06F15-08 .應用插接板編制程序的
G06F15-16 .兩個或多個數(shù)字計算機的組合,其中每臺至少具有一個運算器、一個程序器及一個寄存器,例如,用于數(shù)個程序的同時處理
G06F15-18 .其中,根據(jù)計算機本身在一個完整的運行期間內(nèi)所取得的經(jīng)驗來改變程序的;學習機器





