[發(fā)明專利]一種用于配置芯片連接方式的方法及系統(tǒng)有效
| 申請?zhí)枺?/td> | 201810962634.3 | 申請日: | 2018-08-22 |
| 公開(公告)號: | CN110633480B | 公開(公告)日: | 2023-04-28 |
| 發(fā)明(設(shè)計)人: | 楊存永;楊英 | 申請(專利權(quán))人: | 北京比特大陸科技有限公司 |
| 主分類號: | G06F30/392 | 分類號: | G06F30/392 |
| 代理公司: | 中科專利商標(biāo)代理有限責(zé)任公司 11021 | 代理人: | 楊靜 |
| 地址: | 100192 北京*** | 國省代碼: | 北京;11 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 用于 配置 芯片 連接 方式 方法 系統(tǒng) | ||
1.一種用于配置芯片連接方式的方法,所述方法包括:
獲取預(yù)先設(shè)置的與目標(biāo)設(shè)備相關(guān)聯(lián)的數(shù)據(jù)處理標(biāo)準(zhǔn),確定為了滿足所述數(shù)據(jù)處理標(biāo)準(zhǔn)所需要的由多個節(jié)點(diǎn)芯片構(gòu)成的節(jié)點(diǎn)芯片組,其中所述多個節(jié)點(diǎn)芯片中的每個節(jié)點(diǎn)芯片能夠按照多種工作模式中的任意工作模式進(jìn)行工作;
根據(jù)所述目標(biāo)設(shè)備的功能結(jié)構(gòu)對布局區(qū)域進(jìn)行劃分,以確定用于容納所述節(jié)點(diǎn)芯片組的目標(biāo)區(qū)域;
根據(jù)所述目標(biāo)區(qū)域的區(qū)域?qū)傩源_定所述節(jié)點(diǎn)芯片組內(nèi)多個節(jié)點(diǎn)芯片中的每個節(jié)點(diǎn)芯片的工作模式,并且根據(jù)所述目標(biāo)區(qū)域的位置屬性和每個節(jié)點(diǎn)芯片的工作模式確定所述多個節(jié)點(diǎn)芯片的連接關(guān)系;
根據(jù)所述多個節(jié)點(diǎn)芯片的連接關(guān)系確定所述目標(biāo)區(qū)域內(nèi)的連接線的布線方式;以及
根據(jù)所述連接線的布線方式確定所述多個節(jié)點(diǎn)芯片中每個節(jié)點(diǎn)芯片在目標(biāo)區(qū)域中的位置,從而在所述目標(biāo)區(qū)域內(nèi)實(shí)現(xiàn)所述節(jié)點(diǎn)芯片組的單層布線連接;
其中每個節(jié)點(diǎn)芯片按照多種工作模式中的不同工作模式進(jìn)行工作時,對每個節(jié)點(diǎn)芯片的多個管腳中的至少一個管腳進(jìn)行功能復(fù)用;所述每個節(jié)點(diǎn)芯片的多個管腳中的至少一個管腳在不同工作模式中具有不同的功能。
2.根據(jù)權(quán)利要求1所述的方法,所述數(shù)據(jù)處理標(biāo)準(zhǔn)包括:數(shù)據(jù)計算速度、數(shù)據(jù)處理吞吐量以及任務(wù)處理時間。
3.根據(jù)權(quán)利要求1所述的方法,還包括根據(jù)目標(biāo)設(shè)備的應(yīng)用場景來預(yù)先設(shè)置的與目標(biāo)設(shè)備相關(guān)聯(lián)的數(shù)據(jù)處理標(biāo)準(zhǔn)。
4.根據(jù)權(quán)利要求1所述的方法,所述目標(biāo)設(shè)備的功能結(jié)構(gòu)包括:供電功能、輸入/輸出功能、時鐘控制功能以及數(shù)據(jù)處理功能。
5.根據(jù)權(quán)利要求1所述的方法,所述目標(biāo)區(qū)域的區(qū)域?qū)傩园▍^(qū)域形狀和區(qū)域尺寸。
6.根據(jù)權(quán)利要求5所述的方法,其中根據(jù)所述目標(biāo)區(qū)域的區(qū)域?qū)傩源_定所述節(jié)點(diǎn)芯片組內(nèi)多個節(jié)點(diǎn)芯片中的每個節(jié)點(diǎn)芯片的工作模式包括:根據(jù)所述目標(biāo)區(qū)域的區(qū)域形狀和區(qū)域尺寸確定所述節(jié)點(diǎn)芯片組內(nèi)多個節(jié)點(diǎn)芯片的排列順序,并且根據(jù)所述排列順序確定每個節(jié)點(diǎn)芯片的工作模式。
7.根據(jù)權(quán)利要求4所述的方法,所述目標(biāo)區(qū)域的位置屬性為與所述目標(biāo)設(shè)備的功能結(jié)構(gòu)的位置鄰接關(guān)系。
8.根據(jù)權(quán)利要求7所述的方法,所述位置鄰接關(guān)系包括:與供電功能、輸入/輸出功能、時鐘控制功能以及數(shù)據(jù)處理功能中一個或多個的鄰接關(guān)系。
9.根據(jù)權(quán)利要求8所述的方法,其中根據(jù)所述目標(biāo)區(qū)域的位置屬性和每個節(jié)點(diǎn)芯片的工作模式確定所述多個節(jié)點(diǎn)芯片的連接關(guān)系包括:根據(jù)所述目標(biāo)區(qū)域的與所述目標(biāo)設(shè)備的功能結(jié)構(gòu)的位置鄰接關(guān)系和每個節(jié)點(diǎn)芯片的工作模式確定所述多個節(jié)點(diǎn)芯片的連接關(guān)系,其中所述連接關(guān)系包括節(jié)點(diǎn)芯片之間的管腳連接方式。
10.根據(jù)權(quán)利要求1所述的方法,所述多個節(jié)點(diǎn)芯片按照串行方式進(jìn)行連接。
11.根據(jù)權(quán)利要求1所述的方法,所述單層布線連接是在印刷電路板的單層進(jìn)行布線連接以提供多個節(jié)點(diǎn)芯片的連接。
12.根據(jù)權(quán)利要求1所述的方法,所述節(jié)點(diǎn)芯片組通過多個節(jié)點(diǎn)芯片中的隊首節(jié)點(diǎn)芯片的外部接口接收數(shù)據(jù)處理任務(wù),并且通過所述節(jié)點(diǎn)芯片組中的多個節(jié)點(diǎn)芯片對所述數(shù)據(jù)處理任務(wù)進(jìn)行計算處理。
13.根據(jù)權(quán)利要求12所述的方法,通過所述隊首節(jié)點(diǎn)芯片的外部接口將經(jīng)過計算處理所得到的數(shù)據(jù)處理任務(wù)的計算結(jié)果進(jìn)行返回。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于北京比特大陸科技有限公司,未經(jīng)北京比特大陸科技有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810962634.3/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





