[發(fā)明專利]攝像裝置和電子設(shè)備在審
| 申請?zhí)枺?/td> | 201810921000.3 | 申請日: | 2016-03-23 |
| 公開(公告)號: | CN109039334A | 公開(公告)日: | 2018-12-18 |
| 發(fā)明(設(shè)計)人: | 半澤克彥;松本靜德 | 申請(專利權(quán))人: | 索尼公司 |
| 主分類號: | H03M1/06 | 分類號: | H03M1/06;H03M1/08;H04N5/357;H04N5/378;H03M1/12;H03M1/56 |
| 代理公司: | 北京信慧永光知識產(chǎn)權(quán)代理有限責(zé)任公司 11290 | 代理人: | 陳桂香;曹正建 |
| 地址: | 日本*** | 國省代碼: | 日本;JP |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 晶體管 放大器 攝像裝置 像素 電子設(shè)備 輸出節(jié)點 比較器 信號線 輸出模擬信號 比較器中 接收電源 模擬信號 漏極 配置 源極 輸出 應(yīng)用 收入 | ||
本技術(shù)涉及能夠抑制AD轉(zhuǎn)換結(jié)果中出現(xiàn)誤差的攝像裝置和包含該攝像裝置的電子設(shè)備。該攝像裝置包括:多個像素,其包括被配置成接收入射光且輸出模擬信號的像素;多條信號線,其包括與上述像素連接的信號線;以及多個比較器。所述多個比較器中的一個比較器包括:第一放大器,其包括第一晶體管和第二晶體管,所述第一晶體管接收基于所述模擬信號的信號,所述第二晶體管接收參考信號;第二放大器,其包括第三晶體管,所述第三晶體管接收來自所述第一放大器的輸出節(jié)點的輸出;和第四晶體管,它的柵極被連接在所述第一放大器的所述輸出節(jié)點與所述第三晶體管之間,且它的源極和漏極被配置成接收電源電壓。例如,本技術(shù)可以被應(yīng)用到CMOS圖像傳感器。
本申請是申請日為2016年3月23日、發(fā)明名稱為“固體攝像裝置、電子設(shè)備和AD轉(zhuǎn)換器”、且申請?zhí)枮?01680017405.3的專利申請的分案申請。
技術(shù)領(lǐng)域
本技術(shù)涉及攝像裝置、電子設(shè)備和模數(shù)(AD:analog-to-digital)轉(zhuǎn)換器,并且更具體地,涉及能夠抑制AD轉(zhuǎn)換結(jié)果中出現(xiàn)誤差的攝像裝置、電子設(shè)備和AD轉(zhuǎn)換器。
背景技術(shù)
近年來,人們要求用于模數(shù)轉(zhuǎn)換器(ADC:analog-to-digital converter)中的由兩級放大器形成的比較器能夠降低噪聲并且能夠抑制反轉(zhuǎn)延遲(inversion delay)。反轉(zhuǎn)延遲是指從差分對的兩個輸入之間的大小關(guān)系發(fā)生變化到輸出發(fā)生反轉(zhuǎn)所經(jīng)過的時間。
通過降低比較器的噪聲就可以降低ADC的噪聲。此外,通過抑制比較器中的反轉(zhuǎn)延遲就可以縮短AD轉(zhuǎn)換所需的時間。
當(dāng)通過增大用于帶域限制的電容器(在下文中,稱為限帶電容器(band-limingcapacitor))的電容值來使噪聲帶域變窄時,可以實現(xiàn)比較器的降噪。然而,在這種情況下,會使反轉(zhuǎn)延遲增大。
同時,專利文獻(xiàn)1中所公開的比較器能夠改變限帶電容器的電容值。通過當(dāng)讓參考信號傾斜時使限帶電容器的電容值減小,上述構(gòu)造能夠在不改變噪聲水平的情況下使反轉(zhuǎn)延遲最小化。
然而,專利文獻(xiàn)1中所說明的構(gòu)造不能解決噪聲與反轉(zhuǎn)延遲之間的權(quán)衡。即,當(dāng)噪聲降低時,反轉(zhuǎn)延遲會增大。
專利文獻(xiàn)2提出:將用于產(chǎn)生密勒效應(yīng)(Miller effect)的電容器連接在比較器所包含的第二放大器的輸入與輸出之間,以便解決噪聲與反轉(zhuǎn)延遲之間的權(quán)衡。當(dāng)采用上述構(gòu)造時,電容器的電容值能夠在反轉(zhuǎn)操作之前保持為小的值,但是電容器的電容值會由于密勒效應(yīng)而在反轉(zhuǎn)操作的期間內(nèi)增大。這使得在降低噪聲的同時可以使反轉(zhuǎn)延遲最小化。
引用文獻(xiàn)列表
專利文獻(xiàn)
專利文獻(xiàn)1:JP 2013-38549 A
專利文獻(xiàn)2:JP 2014-17838 A
發(fā)明內(nèi)容
要解決的技術(shù)問題
然而,在專利文獻(xiàn)2所述的構(gòu)造中,當(dāng)許多的諸如列ADC等ADC同時操作時,電源會發(fā)生波動,以致噪聲會疊加在輸出級上。因此,AD轉(zhuǎn)換結(jié)果會出現(xiàn)誤差。
本技術(shù)是鑒于上述情形而被做出的,并且本技術(shù)能夠抑制AD轉(zhuǎn)換結(jié)果中出現(xiàn)誤差。
解決技術(shù)問題的技術(shù)方案
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于索尼公司,未經(jīng)索尼公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810921000.3/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





