[發明專利]一種基于模擬鎖相環的時鐘移相電路在審
| 申請號: | 201810836359.0 | 申請日: | 2018-07-26 |
| 公開(公告)號: | CN108933596A | 公開(公告)日: | 2018-12-04 |
| 發明(設計)人: | 張潭;周駿;王龍峰;山永啟;熊坤 | 申請(專利權)人: | 四川知微傳感技術有限公司 |
| 主分類號: | H03L7/18 | 分類號: | H03L7/18 |
| 代理公司: | 成都行之專利代理事務所(普通合伙) 51220 | 代理人: | 唐邦英 |
| 地址: | 610000 四川省成都市*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 移相電路 模擬鎖相環 寄存器 模擬電路系統 移相控制電路 采樣電路 相位調節 選擇電路 可調 相移 | ||
1.一種基于模擬鎖相環的時鐘移相電路,其特征在于,所述時鐘移相電路包括:
90度移相電路、寄存器可調移相選擇電路、采樣電路、移相控制電路;分頻器中Div256信號、Div512信號、Fck信號連在90度移相電路的輸入端,使能信號EN接在90度移相電路的使能輸入信號端,90度移相電路輸出時鐘信號為FPN90;分頻器中Div2信號、Divx信號、Div4信號、Divx4信號、Div8信號、Divx8信號、Div16信號、Divx16信號、Div32信號、Divx32信號、Div64信號、Divx64信號、選擇控制信號PHSSL<5:0>接在寄存器可調移相選擇電路的輸入端,可調移相信號FPSS為寄存器控制可調移相選擇電路的輸出;90度移相時鐘FPN90、可調移相信號FPSS、高頻時鐘Fck、使能控制信號XCLR為采樣電路的輸入信號,調整后的移相時鐘FPH為采樣電路的輸出;選擇控制信號PHSSL<5:0>、使能信號EN、90度移相時鐘FPN90、調整后的移相時鐘FPH為移相控制電路的輸入,可調整移相時鐘信號FPHS為移相控制電路的輸出;可調整移相時鐘信號FPHS、移相控制電路、90度移相時鐘FPN90為時鐘移相電路的輸出時鐘信號。
2.根據權利要求1所述的基于模擬鎖相環的時鐘移相電路,其特征在于,90度移相電路包括:異或門、D觸發器;分頻器中Div256和Div512連在XOR異或門的輸入,異或門的輸出FXOR接在D觸發器的輸入端,Fck接在D觸發器的時鐘輸入端,EN接在D觸發器的使能控制端,D觸發器的輸出端Q即為90度移相信號FPN90。
3.根據權利要求1所述的基于模擬鎖相環的時鐘移相電路,其特征在于,分頻器中Div2信號、Divx信號、Div4信號、Divx4信號、Div8信號、Divx8信號、Div16信號、Divx16信號、Div32信號、Divx32信號、Div64信號、Divx64信號、移相選擇控制信號PHSSL<5:0>接在寄存器可調移相選擇電路的輸入,可調移相信號FPSS為寄存器可調移相選擇電路的輸出;Div2和Divx2為對偶時鐘,接在二選一標準單元的輸入,由PHSSL<0>選擇輸出,當PHSSL<0>=1時,選擇Div2輸出,當PHSSL<0>=0時,選擇Divx2輸出,依次類推;六個二選一電路輸出經過與門運算后作為寄存器可調移相選擇電路的輸出信號FPSS。
4.根據權利要求1所述的基于模擬鎖相環的時鐘移相電路,其特征在于,Fck反相后作為采樣電路的采樣時鐘,接在第一D觸發器的時鐘輸入端,寄存器可調移相選擇電路的輸出信號FPSS作為第一D觸發器的輸入信號,第一D觸發器的輸出FPSM作為第二D觸發器的采樣時鐘,90度相移時鐘FPN90作為第二D觸發器的輸入信號,第二D觸發器的輸出FPS作為第三D觸發器的輸入信號,高頻時鐘Fck作為第三D觸發器的采樣時鐘,第三D觸發器的輸出信號為調整后移相時鐘FPH。
5.根據權利要求1所述的基于模擬鎖相環的時鐘移相電路,其特征在于,移相選擇控制信號PHSSL<5:0>經或非運算后為NSHT信號,使能信號EN經非運算后與NSHT信號或非運算為XCLR信號;NSHT與90度相移信號FPN90與運算后輸出再和調整后移相時鐘FPH進行或運算,輸出移相電路的輸出時鐘FPHS。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于四川知微傳感技術有限公司,未經四川知微傳感技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810836359.0/1.html,轉載請聲明來源鉆瓜專利網。





