[發(fā)明專利]一種提高IEEE1588時間戳精度的方法有效
| 申請?zhí)枺?/td> | 201810797841.8 | 申請日: | 2018-07-19 |
| 公開(公告)號: | CN109039514B | 公開(公告)日: | 2020-02-11 |
| 發(fā)明(設計)人: | 徐寧 | 申請(專利權)人: | 烽火通信科技股份有限公司;武漢飛思靈微電子技術有限公司 |
| 主分類號: | H04J3/06 | 分類號: | H04J3/06 |
| 代理公司: | 42225 武漢智權專利代理事務所(特殊普通合伙) | 代理人: | 彭程程 |
| 地址: | 430000 湖北省武*** | 國省代碼: | 湖北;42 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 時間戳 延時 發(fā)送方向 發(fā)送延時 接收方向 接收延時 修正 發(fā)送時間戳 接收時間戳 時間同步 實時補償 系統(tǒng)領域 時鐘域 | ||
1.一種提高IEEE1588時間戳精度的方法,其特征在于,包括:
在接收方向,采用接收延時修正值修正接收時間戳;
所述接收延時修正值包括接收方向上:先入先出隊列FIFO延時、端口速率修正值和時鐘域切換相關修正值;
所述接收方向的端口速率修正值=接收方向Serdes相位計算修正值+接收方向端口速率修正系數(shù)+接收方向端口寫入誤差-接收方向FIFO寫入速率修正值;
所述Serdes相位計算修正值表示不同Serdes位寬產生的延時差異;所述接收方向端口寫入誤差記錄的是:由幀開始符SFD到達接收方向的FIFO的寫接口開始,直至SFD寫入FIFO的接收延時。
2.如權利要求1所述的提高IEEE1588時間戳精度的方法,其特征在于:所述接收方向的FIFO延時,通過接收方向FIFO實時數(shù)據(jù)深度×接收方向FIFO數(shù)據(jù)速率系數(shù)得到。
3.如權利要求1所述的提高IEEE1588時間戳精度的方法,其特征在于:
所述接收方向端口速率修正系數(shù)表示整個PCS接收數(shù)據(jù)通道上的固定延時,且與數(shù)據(jù)速率相關;
所述接收方向FIFO寫入速率修正值表示在不同的FIFO位寬和時鐘頻率下對所屬接收方向延時進行修正的修正值。
4.如權利要求1所述的提高IEEE1588時間戳精度的方法,其特征在于:所述接收方向的時鐘域切換相關修正值是對插入或刪除IDLE碼產生延時的修正值。
5.如權利要求4所述的提高IEEE1588時間戳精度的方法,其特征在于,所述時鐘域切換相關修正值根據(jù)時鐘頻率誤差測量結果進行調整;
當發(fā)生IDLE碼插入/刪除時,采用所述時鐘頻率誤差的實時測量結果;
當沒有IDLE碼插入/刪除時,采用所述時鐘頻率誤差的平滑結果。
6.如權利要求1所述的提高IEEE1588時間戳精度的方法,其特征在于:所述方法適用于數(shù)據(jù)通道速率100M、1G、10G和25G的以太網(wǎng)絡。
7.一種提高IEEE1588時間戳精度的方法,其特征在于,包括:
在發(fā)送方向,采用發(fā)送延時修正值修正發(fā)送時間戳;
所述發(fā)送延時修正值包括發(fā)送方向的FIFO延時和端口速率修正值;
所述發(fā)送方向的端口速率修正值包括發(fā)送方向上端口速率修正系數(shù)和Serdes相位計算修正值;
所述端口速率修正系數(shù)表示整個以太網(wǎng)物理編碼子層PCS發(fā)送數(shù)據(jù)通道上的固定延時,且與數(shù)據(jù)速率相關;
所述發(fā)送方向的Serdes相位計算修正值表示不同Serdes位寬產生的延時差異。
8.如權利要求7所述的提高IEEE1588時間戳精度的方法,其特征在于:所述發(fā)送方向的FIFO延時,通過發(fā)送方向FIFO實時數(shù)據(jù)深度×發(fā)送方向FIFO數(shù)據(jù)速率系數(shù)得到。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于烽火通信科技股份有限公司;武漢飛思靈微電子技術有限公司,未經烽火通信科技股份有限公司;武漢飛思靈微電子技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810797841.8/1.html,轉載請聲明來源鉆瓜專利網(wǎng)。





