[發明專利]GOA電路及包括其的顯示面板和顯示裝置在審
| 申請號: | 201810790896.6 | 申請日: | 2018-07-18 |
| 公開(公告)號: | CN109064960A | 公開(公告)日: | 2018-12-21 |
| 發明(設計)人: | 陳帥 | 申請(專利權)人: | 深圳市華星光電技術有限公司 |
| 主分類號: | G09G3/20 | 分類號: | G09G3/20 |
| 代理公司: | 深圳市銘粵知識產權代理有限公司 44304 | 代理人: | 孫偉峰;武岑飛 |
| 地址: | 518132 廣東*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 下拉信號 高電位 電位 上拉控制單元 維持單元 低電位 下拉 自舉 掃描信號輸出端 時鐘信號輸入端 電壓輸入端 水平掃描線 節點設置 上拉單元 下傳單元 下拉單元 顯示面板 顯示裝置 反向器 節點處 輸出端 輸入端 級聯 輸出 | ||
提供了一種GOA電路,所述GOA電路為級聯設置的多級GOA電路,每級GOA電路包括上拉控制單元、上拉單元、信號下傳單元、下拉單元、一個下拉維持單元以及自舉單元,每級GOA電路均設置有時鐘信號輸入端、第一節點、第一電壓輸入端、下拉信號輸入端以及輸出至水平掃描線上的掃描信號輸出端,所述一個下拉維持單元包括反向器,第一節點設置在上拉控制單元的輸出端與自舉單元之間,當第一節點的電位為高電位時,輸入到下拉信號輸入端的下拉信號的電位為低電位,并且下拉信號在下拉信號的一個周期中處于高電位的時間和處于低電位的時間均等于第一節點處的信號處于高電位的時間。
技術領域
本發明涉及顯示技術領域,特別涉及一種可以應用于GOA電路的下拉維持單元。
背景技術
隨著光電與半導體技術的演進,也帶動了顯示面板領域的蓬勃發展。在現有的顯示領域中,普遍常見的顯示器為液晶顯示器、有機發光二極管顯示器等。在目前主動式的顯示面板中,利用來自顯示面板外部的驅動電路的驅動信號來驅動顯示面板上的芯片以顯示圖像。近來,為了使顯示面板的邊框變窄,逐漸發展成將驅動電路直接制作在顯示面板上,例如采用陣列基板行驅動(Gate Drive on Array),簡稱GOA,來將柵極驅動電路集成在基板上,形成對顯示面板的掃描。
GOA技術相比傳統COF(Chip on Film,覆晶薄膜)技術,不僅可以大幅節約制造成本,而且省去了柵極側COF的鍵合(bonding)制程,對產能提升也是極為有利的,而且可以使顯示面板更適合制作窄邊框或無邊框的顯示產品。因此,GOA技術是未來顯示面板發展的重點技術。
圖1示出了現有技術中的單級GOA電路的示意性電路圖。GOA電路通常包括級聯的多個單級GOA電路,每一級的GOA電路對應地驅動一級水平掃描線。如圖1中所示,單級的GOA電路100包括:上拉控制單元110、上拉單元120、信號下傳單元130、下拉單元140、下拉維持單元150以及自舉單元160,其中,上拉控制單元110負責為第一節點Q(N)預充電,上拉單元120主要為提高掃描信號輸出端G(N)的電位以控制上一級GOA電路的下拉單元的晶體管的導通,信號下傳單元130主要為控制在下一級GOA電路的上拉控制單元110中掃描信號的傳輸與截止,下拉單元140負責在第一時間將第一節點Q(N)點的電位、掃描信號輸出端G(N)的電位拉低至第一電壓輸入端VSS的電位,下拉維持單元150負責將第一節點Q(N)點的電位、掃描信號輸出端G(N)的電位維持在第一電壓輸入端VSS的電位不變,自舉單元160負責提高第一節點Q(N)的電位,這樣有助于上拉單元120的掃描信號輸出端G(N)的電位的輸出。第一電壓輸入端VSS的電位可以為低電位,例如,可以為接地電壓。
圖1中所示的下拉維持單元150中的電子元件實際為一種達靈頓結構反相器,其具體電路如圖2中所示。圖2示出了現有技術中的達靈頓結構反相器的示意性電路圖。在達靈頓結構反相器的電路圖中,在第一電壓輸入端VSS輸入低電平信號,下在拉信號輸入端LC輸入高電平信號。當在反相器輸入端Input輸入高電平信號時,反相器輸出端Output輸出低電平信號。反之,當在反相器輸入端Input輸入低電平信號時,反相器輸出端Output輸出高電平信號。
現有技術中GOA電路結構基本是將上述幾個部分放置在同一級GOA電路結構中,并且在現有技術中,為了防止薄膜晶體管T32、T42、T33、T43長時間受到PBS(Positive BiasStress,正偏向壓力)而使器件的預壓值Vth正向偏移嚴重,導致電路失效,而使兩個下拉維持單元在同一級GOA電路中交替起作用,因此圖1的單級GOA電路結構可變換成圖3中所示的單級GOA電路結構。圖3示出了現有技術中的單級GOA電路結構的另一示意性電路圖。在圖3中,設置有兩個下拉維持單元交替工作。CK/XCK為時鐘信號輸入端,ST(N)為級傳信號輸出端,G(N)為掃描信號輸出端,Q(N)為第一節點。圖4是圖3中示出的單級GOA電路結構中的各信號的時序圖。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳市華星光電技術有限公司,未經深圳市華星光電技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810790896.6/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種顯示裝置及顯示方法
- 下一篇:顯示面板GOA電路





