[發明專利]用于使用過取樣架構實現軟件定義無線電的方法和設備有效
| 申請號: | 201810658823.1 | 申請日: | 2018-06-22 |
| 公開(公告)號: | CN109120280B | 公開(公告)日: | 2022-04-15 |
| 發明(設計)人: | 斯蒂芬·孟德爾;烏爾里希·安德烈亞斯·米爾曼;多米尼克·庫爾茲曼 | 申請(專利權)人: | 恩智浦有限公司 |
| 主分類號: | H04B1/00 | 分類號: | H04B1/00 |
| 代理公司: | 中科專利商標代理有限責任公司 11021 | 代理人: | 紀雯 |
| 地址: | 荷蘭埃因霍溫高科*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 使用 取樣 架構 實現 軟件 定義 無線電 方法 設備 | ||
各種實施例涉及一種用于對RF載波信號進行過取樣的方法和設備,所述方法包括:由ADC接收所述RF載波信號;由所述ADC使用為所述RF載波信號的至少四倍的選定時鐘信號對所述RF載波信號進行取樣;由RF?DSP以因子二對所述RF載波信號下取樣以產生I通道數據和Q通道數據;由所述RF?DSP混合所述I通道數據和所述Q通道數據;以及由所述RF?DSP將所述I通道數據和Q通道數據輸出到基帶DSP。
技術領域
本公開大體上涉及用于對信號進行過取樣的方法,且更具體地說涉及(而不排除其它)一種近場通信(“NFC”)集成電路,其使用時鐘信號對信號載波進行過取樣,這增加模/數轉換器的取樣頻率(“ADC”)。
背景技術
當前模擬前端集成電路包括用于信號預處理的復雜部件,例如混頻器或基帶放大器(baseband amplifier,BBA),其在使用兩個單獨ADC數字化接收到的信號之前使所述接收到的信號放大或衰減。
如圖1中所示出,集成電路100包括天線101、高頻衰減器(“HF-ATT”)102、兩個混頻器103和104、兩個低通濾波器105、106、兩個BBA 107、108、兩個ADC 109、110,以及DSP 111。
因為兩個信號路徑可用,所以每一功能需要被實施兩次,這向系統增加了冗余。具有兩個信號路徑的原因是所發射信息可能位于載波信號的振幅或相位中,或者位于它們兩者中。
因此,需要I/Q解調來重建所發射信號以便獲得必需的數據。
需要兩個花費更大芯片空間和更多功率消耗的ADC 109和110,且因為集成電路100在一個時鐘相對于另一時鐘相移90°的情況下需要產生兩個時鐘,所以在相移通道中存在滯后時間,其將另外的噪聲添加到信號從而導致較低的SNR。
此外,圖1中的混頻器103和104可能展現較差電源抑制,這將另外的噪聲添加到信號,且混頻器103和104可能歸因于時鐘信號的不確定性而執行相位噪聲到幅度噪聲的轉換。
發明內容
下文呈現各種實施例的簡要概述。實施例滿足了創建集成電路的需要,所述集成電路利用單個ADC以增加的速度取樣以實現必要的功能,而無需使用冗余部件進行繁瑣的模擬信號預處理。
為了克服現有技術的這些和其它缺點并且鑒于目前需要創建利用以增加的速度取樣的單個ADC的集成電路,提出了各種示例性實施例的簡要概述。在以下概述中可以做出一些簡化和省略,其意在突出并介紹各種示例性實施例的一些方面,但不限制本發明的范圍。
足以允許本領域的一般技術人員產生且使用發明性概念的優選示例性實施例的詳細描述將跟隨在稍后的章節中。
本文所描述的各種實施例涉及一種用于對RF載波信號進行過取樣的方法,所述方法包括:由模/數轉換器(“ADC”)接收RF載波信號;由所述ADC使用為RF載波信號的至少四倍的選定時鐘信號對RF載波信號進行取樣;由數字信號處理器(“DSP”)以因子二對RF載波信號下取樣以產生I通道數據和Q通道數據;以及由所述DSP混合I通道數據和Q通道數據。
在本公開的一實施例中,所述方法進一步包括在混合I通道數據和Q通道數據之后由RF-DSP應用移動平均濾波器。
在本公開的一實施例中,所述方法進一步包括由DSP將I通道數據和Q通道數據輸出到基帶DSP。
在本公開的一實施例中,移動平均濾波器是被配置成減少噪聲的低通濾波器。
在本公開的一實施例中,所述ADC從RF通道接收RF載波信號。
在本公開的一實施例中,DSP包括延遲單元,其使I通道數據和Q通道數據中的至少一個延遲單一取樣周期。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于恩智浦有限公司,未經恩智浦有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810658823.1/2.html,轉載請聲明來源鉆瓜專利網。





