[發明專利]時鐘門控電路在審
| 申請號: | 201810492856.3 | 申請日: | 2018-05-22 |
| 公開(公告)號: | CN110943733A | 公開(公告)日: | 2020-03-31 |
| 發明(設計)人: | 姜長友 | 申請(專利權)人: | 淮安市福滿堂門業有限公司 |
| 主分類號: | H03K19/00 | 分類號: | H03K19/00 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 223200 江蘇*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 時鐘 門控 電路 | ||
1.一種時鐘門控電路,用以根據時鐘輸入信號以及邏輯使能信號,產生時鐘使能信號,其特征在于,所述時鐘門控電路包括:
第一晶體管群組,串聯于電源與地之間,用以接收所述邏輯使能信號并產生第一輸出;
第二晶體管群組,串聯于所述電源與地之間,用以接收所述第一輸出,并產生第二輸出; 第三晶體管群組,串聯于所述電源與地之間,用以接收所述第二輸出以及反相第二輸出;以及 與門電路,用以接收所述第二輸出并產生所述時鐘使能信號。
2.如權利要求1所述的時鐘門控電路,其特征在于,所述第一晶體管群組、第二晶體管群組及第三晶體管群組中的每一個中的一個晶體管的柵極分別接收所述時鐘輸入信號。
3.如權利要求1所述的時鐘門控電路,其特征在于,在所述邏輯使能信號為邏輯1時,所述與門電路產生所述時鐘使能信號。
4.如權利要求1所述的時鐘門控電路,其特征在于,所述與門電路包括: 與非門,用以接收所述第二輸出以及所述時鐘輸入信號,并產生反相時鐘使能信號;以 及 反相電路,耦接所述與非門的輸出,用以接收所述反相時鐘使能信號,并產生所述時鐘 使能信號。
5.如權利要求1所述的時鐘門控電路,其特征在于,所述第一晶體管群組包括:
第一晶體管,所述第一晶體管的源極耦接所述電源,所述第一晶體管的柵極接收所述邏輯使能信號;
第二晶體管,所述第二晶體管的源極耦接所述第一晶體管,所述第二晶體管的柵極接收所述時鐘輸入信號;以及
第三晶體管,所述第三晶體管的漏極耦接所述第二晶體管,所述第三晶體管的源極耦接至地,其柵極接收所述邏輯使能信號。
6.如權利要求1所述的時鐘門控電路,其特征在于,所述第二晶體管群組包括:
第一晶體管,所述第一晶體管的源極耦接所述電源,所述第一晶體管的柵極接收所述第一輸出;
第二晶體管,所述第二晶體管的源極耦接所述第二晶體管群組的所述第一晶體管,所述第二晶體管的柵極接收所述時鐘輸入信號;
第三晶體管,所述第三晶體管的漏極耦接所述第二晶體管群組的所述第二晶體管,所述第三晶體管的柵極接收所述第一輸出;以及
第四晶體管,所述第四晶體管的漏極耦接所述第二晶體管群組的所述第三晶體管,所述第四晶體管的源極耦接至地,所述第四晶體管的柵極接收所述反相時鐘使能信號。
7.如權利要求1所述的時鐘門控電路,其特征在于,還包括:
另一反相電路,用以接收所述第二輸出,并提供所述反相第二輸出給所述第三晶體管群組的所述第一晶體管及所述第四晶體管的柵極。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于淮安市福滿堂門業有限公司,未經淮安市福滿堂門業有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810492856.3/1.html,轉載請聲明來源鉆瓜專利網。





