[發(fā)明專利]一種高可靠通用化應(yīng)答機(jī)中頻處理機(jī)有效
| 申請(qǐng)?zhí)枺?/td> | 201810307561.4 | 申請(qǐng)日: | 2018-04-08 |
| 公開(公告)號(hào): | CN108768442B | 公開(公告)日: | 2021-05-11 |
| 發(fā)明(設(shè)計(jì))人: | 郝占炯;何舟 | 申請(qǐng)(專利權(quán))人: | 上海航天測(cè)控通信研究所 |
| 主分類號(hào): | H04B1/59 | 分類號(hào): | H04B1/59;H04B1/00;G01S19/30;G01S19/29 |
| 代理公司: | 上海漢聲知識(shí)產(chǎn)權(quán)代理有限公司 31236 | 代理人: | 胡晶 |
| 地址: | 201109 *** | 國(guó)省代碼: | 上海;31 |
| 權(quán)利要求書: | 查看更多 | 說(shuō)明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 可靠 通用 應(yīng)答 中頻 處理機(jī) | ||
1.一種高可靠通用化應(yīng)答機(jī)中頻處理機(jī),其特征在于,具有同時(shí)對(duì)地測(cè)控及中繼測(cè)控功能,所述高可靠通用化應(yīng)答機(jī)中頻處理機(jī)包括SRAM型FPGA、反熔絲FPGA、第一A/D轉(zhuǎn)換電路、第二A/D轉(zhuǎn)換電路、第一D/A轉(zhuǎn)換電路、第二D/A轉(zhuǎn)換電路和接口電路,所述SRAM型FPGA用于對(duì)地測(cè)控、中繼測(cè)控的快速捕獲和通道信號(hào)處理;所述反熔絲FPGA用于完成所述SRAM型FPGA工作狀態(tài)的監(jiān)控和關(guān)鍵參數(shù)的實(shí)時(shí)刷新處理;所述第一A/D轉(zhuǎn)換電路用于完成對(duì)來(lái)自射頻收發(fā)模塊的對(duì)地中頻信號(hào)的A/D轉(zhuǎn)換,并將產(chǎn)生的第一數(shù)字信號(hào)發(fā)送給所述SRAM型FPGA;所述第二A/D轉(zhuǎn)換電路用于完成對(duì)來(lái)自射頻收發(fā)模塊的對(duì)天中頻信號(hào)進(jìn)行A/D轉(zhuǎn)換,并將產(chǎn)生的第二數(shù)字信號(hào)發(fā)送給所述SRAM型FPGA;所述第一D/A轉(zhuǎn)換電路用于完成對(duì)來(lái)自所述SRAM型FPGA的第一數(shù)字信號(hào)的D/A轉(zhuǎn)換,并將產(chǎn)生的第一中頻信號(hào)發(fā)送給射頻收發(fā)模塊;所述第二D/A轉(zhuǎn)換電路用于完成對(duì)來(lái)自所述SRAM型FPGA的第二數(shù)字信號(hào)的D/A轉(zhuǎn)換,并將產(chǎn)生的第二中頻信號(hào)發(fā)送給射頻收發(fā)模塊;所述接口電路用于和綜合電子模塊之間進(jìn)行遙控、遙測(cè)信號(hào)的發(fā)送與接收。
2.根據(jù)權(quán)利要求1所述的一種高可靠通用化應(yīng)答機(jī)中頻處理機(jī),其特征在于,所述SRAM型FPGA包括主控電路、通道信號(hào)處理電路和FFT快捕電路,所述通道信號(hào)處理電路包括上行測(cè)量通道處理電路和遙控通道處理電路;所述FFT快捕電路用于采用快捕方式來(lái)實(shí)現(xiàn)偽碼和載波的捕獲;所述上行測(cè)量通道處理電路用于對(duì)一路上行測(cè)量信號(hào)進(jìn)行剝離、跟蹤與鎖定,并在下行測(cè)量幀的幀同步下降沿對(duì)一路上行測(cè)量信號(hào)進(jìn)行采樣,獲取一路上行測(cè)量信號(hào)的狀態(tài);所述遙控通道處理電路用于對(duì)遙控信號(hào)進(jìn)行剝離、跟蹤與鎖定,以及完成數(shù)據(jù)解調(diào),并將解調(diào)數(shù)據(jù)傳給星上遙控單元;所述主控電路用于讀取由所述通道信號(hào)處理電路在下行測(cè)量幀同步時(shí)刻采樣得到的一路上行測(cè)量信號(hào)的狀態(tài),將該狀態(tài)信息擴(kuò)頻后發(fā)送給發(fā)射機(jī)。
3.根據(jù)權(quán)利要求2所述的一種高可靠通用化應(yīng)答機(jī)中頻處理機(jī),其特征在于,所述主控電路以基準(zhǔn)時(shí)鐘為參考,產(chǎn)生系統(tǒng)10kHz時(shí)鐘提供給所述FFT快捕電路和所述通道信號(hào)處理電路。
4.根據(jù)權(quán)利要求1所述的一種高可靠通用化應(yīng)答機(jī)中頻處理機(jī),其特征在于,包括PROM,所述PROM用于存儲(chǔ)處理所述SRAM型FPGA的配置信息。
5.根據(jù)權(quán)利要求1所述的一種高可靠通用化應(yīng)答機(jī)中頻處理機(jī),其特征在于,所述SRAM型FPGA、反熔絲FPGA、第一A/D轉(zhuǎn)換電路、第二A/D轉(zhuǎn)換電路、第一D/A轉(zhuǎn)換電路和第二D/A轉(zhuǎn)換電路的主要芯片均采用宇航級(jí)的芯片。
6.根據(jù)權(quán)利要求1所述的一種高可靠通用化應(yīng)答機(jī)中頻處理機(jī),其特征在于,采用通用化硬件平臺(tái)設(shè)計(jì)。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于上海航天測(cè)控通信研究所,未經(jīng)上海航天測(cè)控通信研究所許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810307561.4/1.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
H04B 傳輸
H04B1-00 不包含在H04B 3/00至H04B 13/00單個(gè)組中的傳輸系統(tǒng)的部件;不以所使用的傳輸媒介為特征區(qū)分的傳輸系統(tǒng)的部件
H04B1-02 .發(fā)射機(jī)
H04B1-06 .接收機(jī)
H04B1-38 .收發(fā)兩用機(jī),即發(fā)射機(jī)和接收機(jī)形成一個(gè)結(jié)構(gòu)整體,并且其中至少有一部分用作發(fā)射和接收功能的裝置
H04B1-59 .應(yīng)答器;發(fā)射機(jī)應(yīng)答機(jī)
H04B1-60 .無(wú)人中繼器的監(jiān)視
- 信道分配方法及裝置、信道獲取方法及裝置
- 一種支持客戶和業(yè)務(wù)多樣性的應(yīng)答管理方法及其系統(tǒng)
- 一種應(yīng)答語(yǔ)音的識(shí)別方法及裝置
- 一種列控中心設(shè)備
- 一種智能應(yīng)答的方法和裝置
- 一種DDoS攻擊防御方法、裝置、電子設(shè)備及介質(zhì)
- 智能應(yīng)答的方法和裝置
- 應(yīng)答器仿真的方法及系統(tǒng)
- 一種基于用戶畫像和機(jī)器學(xué)習(xí)的智能應(yīng)答機(jī)器人系統(tǒng)
- 一種應(yīng)答方法、裝置、設(shè)備及計(jì)算機(jī)可讀存儲(chǔ)介質(zhì)





